-
公开(公告)号:CN113095022B
公开(公告)日:2024-10-18
申请号:CN202110438114.4
申请日:2021-04-22
Applicant: 国微集团(深圳)有限公司
IPC: G06F30/367 , G06F30/327
Abstract: 本发明公开了一种门级电路的并行仿真处理方法、计算机可读存储介质。其中门级电路的并行仿真处理方法,包括:基于门级电路的邻接矩阵,采用第一预设分割算法将门级电路对应的图分割为多个团;将每个团作为一个超点,采用第一数据结构对各超点数据进行封装;以所有超点形成的超点图为基础,采用第二预设分割算法将所有超点分为可并行处理的多个分区,并将分区数据采用第二数据结构进行封装;基于超点数据和分区数据,采用预设优先级分配算法生成团之间的团优先级事件队列以及团内部的结点优先级事件队列;依据优先级事件队列定义的仿真顺序对门级电路进行仿真。本发明可有效提升门级电路的仿真效率,降低门级电路的仿真复杂度。
-
公开(公告)号:CN113095022A
公开(公告)日:2021-07-09
申请号:CN202110438114.4
申请日:2021-04-22
Applicant: 国微集团(深圳)有限公司
IPC: G06F30/367 , G06F30/327
Abstract: 本发明公开了一种门级电路的并行仿真处理方法、计算机可读存储介质。其中门级电路的并行仿真处理方法,包括:基于门级电路的邻接矩阵,采用第一预设分割算法将门级电路对应的图分割为多个团;将每个团作为一个超点,采用第一数据结构对各超点数据进行封装;以所有超点形成的超点图为基础,采用第二预设分割算法将所有超点分为可并行处理的多个分区,并将分区数据采用第二数据结构进行封装;基于超点数据和分区数据,采用预设优先级分配算法生成团之间的团优先级事件队列以及团内部的结点优先级事件队列;依据优先级事件队列定义的仿真顺序对门级电路进行仿真。本发明可有效提升门级电路的仿真效率,降低门级电路的仿真复杂度。
-