-
公开(公告)号:CN109782232B
公开(公告)日:2023-07-21
申请号:CN201910036730.X
申请日:2019-01-15
申请人: 哈尔滨工程大学
摘要: 本发明属于雷达侦察与干扰领域,具体涉及到一种基于Cordic算法的N阶SSC盲移频干扰硬件实现方法。本说明包括以下步骤:通过ADC采样获取截取雷达的线性调频信号并进行参数测量和分析;对SSC干扰信号进行匹配滤波增益比的分析;对信号进行存储,基于Cordic算法求取其相位值,将其相位函数分为两路:一路将相位函数乘以参数N;一路将相位函数做延时τ后乘以(N‑1);将得到的两路相位函数相减,得到SSC盲移频干扰信号的相位,最后基于Cordic算法得到SSC盲移频干扰信号的实部和虚部;经过DAC后转发SSC盲移频干扰信号。本发明所用的Cordic算法运用移位和加减运算得到信号的相位函数,通过相位函数间的运算得到SSC盲移频干扰信号,大大简化了SSC盲移频干扰信号的FPGA硬件实现。
-
公开(公告)号:CN103399726A
公开(公告)日:2013-11-20
申请号:CN201310296057.6
申请日:2013-07-15
申请人: 哈尔滨工程大学
IPC分类号: G06F7/58
摘要: 本发明属于伪随机数序列高速生成领域,具体涉及一种流水线化的组合式伪随机数发生器。流水线化的组合式伪随机数发生器,包括随机数据源模块,“0”、“1”序列生成模块,扰乱排序模块,SHA_1发散模块和伪随机序列存储器模块。本发明基于流水线化的组合式伪随机数发生器经过测试,验证了能够产生具有更好的统计特性和更高的安全性的随机数序列,并且设计成本较为低廉,能够提高应用于芯片加密以及计算机仿真等领域的效率。
-
公开(公告)号:CN103399726B
公开(公告)日:2017-02-01
申请号:CN201310296057.6
申请日:2013-07-15
申请人: 哈尔滨工程大学
IPC分类号: G06F7/58
摘要: 本发明属于伪随机数序列高速生成领域,具体涉及一种流水线化的组合式伪随机数发生器。流水线化的组合式伪随机数发生器,包括随机数据源模块,“0”、“1”序列生成模块,扰乱排序模块,SHA_1发散模块和伪随机序列存储器模块。本发明基于流水线化的组合式伪随机数发生器经过测试,验证了能够产生具有更好的统计特性和更高的安全性的随机数序列,并且设计成本较为低廉,能够提高应用于芯片加密以及计算机仿真等领域的效率。
-
公开(公告)号:CN109782232A
公开(公告)日:2019-05-21
申请号:CN201910036730.X
申请日:2019-01-15
申请人: 哈尔滨工程大学
摘要: 本发明属于雷达侦察与干扰领域,具体涉及到一种基于Cordic算法的N阶SSC盲移频干扰硬件实现方法。本说明包括以下步骤:通过ADC采样获取截取雷达的线性调频信号并进行参数测量和分析;对SSC干扰信号进行匹配滤波增益比的分析;对信号进行存储,基于Cordic算法求取其相位值,将其相位函数分为两路:一路将相位函数乘以参数N;一路将相位函数做延时τ后乘以(N-1);将得到的两路相位函数相减,得到SSC盲移频干扰信号的相位,最后基于Cordic算法得到SSC盲移频干扰信号的实部和虚部;经过DAC后转发SSC盲移频干扰信号。本发明所用的Cordic算法运用移位和加减运算得到信号的相位函数,通过相位函数间的运算得到SSC盲移频干扰信号,大大简化了SSC盲移频干扰信号的FPGA硬件实现。
-
-
-