可重构天线或反射表面阵列的硬件驱动电路

    公开(公告)号:CN222867082U

    公开(公告)日:2025-05-13

    申请号:CN202421472013.4

    申请日:2024-06-26

    Abstract: 本实用新型公开了一种可重构天线或反射表面阵列的硬件驱动电路,与可重构天线单元或反射表面阵列单元连接,包括:多个串行输入、并行输出的位移缓存器,多个位移缓存器通过前级串行输出引脚接入后级串行输入引脚的方式相连,各位移缓存器均包括多个并行输出引脚,所述可重构天线单元或反射表面阵列单元与同一位移缓存中的多个并行输出引脚通过直流偏置接口相连。本实用可应用于基于二极管控制的可重构天线或反射表面阵列驱动装置,对控制电路板进行改进,用串转并电路大量减少IO口的占用,从而减少核心处理器的占用,并可将价格昂贵的FPGA改用价格较低的单片机,从而大大降低可重构天线或反射表面阵列的硬件驱动装置成本。

Patent Agency Ranking