锁相环时钟边沿触发的时钟分相法

    公开(公告)号:CN108736885A

    公开(公告)日:2018-11-02

    申请号:CN201810523585.3

    申请日:2018-05-28

    Abstract: 锁相环时钟边沿触发的时钟分相法,属于时间间隔测量领域,本发明为解决现有时钟分相法分辨率较低、系统运行频率高、性能较低的问题。本发明具体过程为:将时钟信号100MHz输入到锁相环的输入端;将时钟信号倍频到315MHz,将高电平段进行八次移相;将锁相环倍频移相后的时钟信号的边沿作为触发信号;将被测信号进行时钟同步处理;对时钟信号和被测信号的每条传输路径分别进行时序约束;将被测信号电平在触发时刻出现跳变的位置提取出来;当被测信号上升沿检测函数或被测信号下降沿检测函数出现上升沿时输出高电平,否则输出低电平;获得被测信号上升沿或下降沿在一个时钟周期内的相对位置。本发明用于时间间隔测量。

    被测信号边沿触发的时钟分相法

    公开(公告)号:CN108732912A

    公开(公告)日:2018-11-02

    申请号:CN201810523606.1

    申请日:2018-05-28

    Abstract: 被测信号边沿触发的时钟分相法,属于时间间隔测量领域,本发明为解决现有时钟分相法分辨率较低、系统运行频率高、性能较低的问题。本发明具体过程为:将时钟信号100MHz输入到锁相环的输入端;将时钟信号倍频到315MHz,将输入时钟的高电平段进行八次移相;将锁相环倍频移相后的时钟信号的边沿作为触发信号;对时钟信号和被测信号的每条传输路径分别进行时序约束;判断在触发时刻的被测信号电平是0还是1;获得被测信号上升沿或下降沿在一个时钟周期315MHz内的相对位置,实现时钟分相。本发明用于时间间隔测量。

    串联锁相环时钟边沿触发的时钟分相法

    公开(公告)号:CN108768388B

    公开(公告)日:2022-03-15

    申请号:CN201810522510.3

    申请日:2018-05-28

    Abstract: 串联锁相环时钟边沿触发的时钟分相法,属于时间间隔测量领域,为解决现有时钟分相法分辨率较低、系统运行频率高、性能较低的问题。具体过程为:将时钟信号100MHz输入到一个锁相环输入端;倍频到200MHz,将高电平段进行八次移相;将时钟信号输入到另一个锁相环输入端;倍频到200MHz,将高电平段进行八次移相;将串联锁相环倍频移相后边沿作为触发信号;将被测信号进行时钟同步处理;对时钟信号和被测信号的每条传输路径分别进行时序约束;将被测信号电平在触发时刻出现跳变的位置提取出来;当被测信号上升沿检测函数或被测信号下降沿检函数测检测到出现上升沿时输出高电平,否则输出低电平;完成时钟分相。用于时间间隔测量。

    锁相环时钟边沿触发的时钟分相法

    公开(公告)号:CN108736885B

    公开(公告)日:2022-04-12

    申请号:CN201810523585.3

    申请日:2018-05-28

    Abstract: 锁相环时钟边沿触发的时钟分相法,属于时间间隔测量领域,本发明为解决现有时钟分相法分辨率较低、系统运行频率高、性能较低的问题。本发明具体过程为:将时钟信号100MHz输入到锁相环的输入端;将时钟信号倍频到315MHz,将高电平段进行八次移相;将锁相环倍频移相后的时钟信号的边沿作为触发信号;将被测信号进行时钟同步处理;对时钟信号和被测信号的每条传输路径分别进行时序约束;将被测信号电平在触发时刻出现跳变的位置提取出来;当被测信号上升沿检测函数或被测信号下降沿检测函数出现上升沿时输出高电平,否则输出低电平;获得被测信号上升沿或下降沿在一个时钟周期内的相对位置。本发明用于时间间隔测量。

    串联锁相环时钟边沿触发的时钟分相法

    公开(公告)号:CN108768388A

    公开(公告)日:2018-11-06

    申请号:CN201810522510.3

    申请日:2018-05-28

    CPC classification number: H03L7/081 H03L7/18

    Abstract: 串联锁相环时钟边沿触发的时钟分相法,属于时间间隔测量领域,为解决现有时钟分相法分辨率较低、系统运行频率高、性能较低的问题。具体过程为:将时钟信号100MHz输入到一个锁相环输入端;倍频到200MHz,将高电平段进行八次移相;将时钟信号输入到另一个锁相环输入端;倍频到200MHz,将高电平段进行八次移相;将串联锁相环倍频移相后边沿作为触发信号;将被测信号进行时钟同步处理;对时钟信号和被测信号的每条传输路径分别进行时序约束;将被测信号电平在触发时刻出现跳变的位置提取出来;当被测信号上升沿检测函数或被测信号下降沿检函数测检测到出现上升沿时输出高电平,否则输出低电平;完成时钟分相。用于时间间隔测量。

Patent Agency Ranking