基于MPMC的高速存储器接口IP核的数据交换系统

    公开(公告)号:CN102622319B

    公开(公告)日:2014-07-30

    申请号:CN201210114651.4

    申请日:2012-04-18

    Abstract: 基于MPMC的高速存储器接口IP核的数据交换系统,涉及一种数据交换系统,以解决数据交换系统实现片外存储器访问的IP核资源利用率和数据吞吐率较低的问题。用户逻辑模块控制总线通过自定义UBus总线与接口IP核通信,接口IP核通过NPI总线与MPMC IP核通信,MPMC IP核与片外存储器通信;接口IP核包括读控制、选择和写控制模块,读控制模块第一控制总线和写控制模块第一控制总线各与自定义UBus总线连接,读控制模块第二控制总线与选择模块第一控制总线连接,写控制模块第二控制总线与选择模块第二控制总线连接;读控制模块第三控制总线和写控制模块第三控制总线分别与NPI总线连接。用于与片外存储器数据交换。

    基于Cholesky分解解决最小二乘问题的FPGA实现装置

    公开(公告)号:CN102129420B

    公开(公告)日:2013-03-20

    申请号:CN201110053248.0

    申请日:2011-03-07

    Abstract: 基于Cholesky分解解决最小二乘问题的FPGA实现装置,涉及基于Cholesky分解解决最小二乘问题的FPGA实现装置,适用于最小二乘问题的求解,解决了PC机的计算效率不能满足实时和嵌入式应用的问题,它包括待求矩阵输入接口模块、分解模块和求解模块,待求矩阵输入接口模块的输出端连接在分解模块的输入端,分解模块的输出端连接在求解模块的输入端,用于满足实时、低功耗和嵌入式应用。

    基于FPGA的RBF函数计算模块

    公开(公告)号:CN102096844A

    公开(公告)日:2011-06-15

    申请号:CN201110053256.5

    申请日:2011-03-07

    Abstract: 基于FPGA的RBF函数计算模块,涉及一种机器学习方法中的算法,具体涉及到一种算法的硬件实现方法。本发明解决了现有采用查表法实现RBF函数的方法存在的硬件资源占用率高的缺点。本发明提出一种采用分段线性逼近的方法实现RBF函数的方法,获得基于FPGA的RBF函数计算模块,该模块采用两个随机存储器RAM1和RAM2分别用于存储l维向量xi及xj;二范数计算模块用于实现两个向量的二范数计算所述指数函数计算模块用于实现指数函数e-x的计算,并获得RBF函数的最终计算结果;二范数计算模块分别从两个随机存储器RAM1和RAM2中读取向量xi及xj进行二范数计算,并将计算结果输出给指数函数计算模块,所述指数函数计算模块的计算结果为RBF函数的计算结果。

    基于MPMC的高速存储器接口IP核的数据交换系统

    公开(公告)号:CN102622319A

    公开(公告)日:2012-08-01

    申请号:CN201210114651.4

    申请日:2012-04-18

    Abstract: 基于MPMC的高速存储器接口IP核的数据交换系统,涉及一种数据交换系统,以解决数据交换系统实现片外存储器访问的IP核资源利用率和数据吞吐率较低的问题。用户逻辑模块控制总线通过自定义UBus总线与接口IP核通信,接口IP核通过NPI总线与MPMC IP核通信,MPMC IP核与片外存储器通信;接口IP核包括读控制、选择和写控制模块,读控制模块第一控制总线和写控制模块第一控制总线各与自定义UBus总线连接,读控制模块第二控制总线与选择模块第一控制总线连接,写控制模块第二控制总线与选择模块第二控制总线连接;读控制模块第三控制总线和写控制模块第三控制总线分别与NPI总线连接。用于与片外存储器数据交换。

    基于Cholesky分解解决最小二乘问题的FPGA实现装置

    公开(公告)号:CN102129420A

    公开(公告)日:2011-07-20

    申请号:CN201110053248.0

    申请日:2011-03-07

    Abstract: 基于Cholesky分解解决最小二乘问题的FPGA实现装置,涉及基于Cholesky分解解决最小二乘问题的FPGA实现装置,适用于最小二乘问题的求解,解决了PC机的计算效率不能满足实时和嵌入式应用的问题,它包括待求矩阵输入接口模块、分解模块和求解模块,待求矩阵输入接口模块的输出端连接在分解模块的输入端,分解模块的输出端连接在求解模块的输入端,用于满足实时、低功耗和嵌入式应用。

Patent Agency Ranking