-
公开(公告)号:CN109273945A
公开(公告)日:2019-01-25
申请号:CN201810299240.4
申请日:2018-04-04
Applicant: 和硕联合科技股份有限公司
Abstract: 测试用线缆及使用其的测试方法。测试用线缆包括通用串行总线(USB)接头、测试端接头及开关电路。通用串行总线接头耦接至电子装置,并且具有第一数据引脚对及第二数据引脚对。测试端接头耦接至测试治具,且具有测试数据引脚对及第一控制引脚,测试治具用以输出第一控制信号至第一控制引脚。开关电路耦接第一数据引脚对、第二数据引脚对、测试数据引脚对及第一控制引脚,并且开关电路依据第一控制信号将测试数据引脚对耦接至第一数据引脚对或第二数据引脚对。
-
公开(公告)号:CN103513176B
公开(公告)日:2016-06-01
申请号:CN201210207823.2
申请日:2012-06-21
Applicant: 和硕联合科技股份有限公司
IPC: G06F11/26
Abstract: 本发明公开了一种测试主板的屏蔽电路及其屏蔽方法,用于测试内建显示芯片的主板,且显卡安插于主板的第一插槽。屏蔽电路包括电压输出单元及信号屏蔽单元。信号屏蔽单元耦接电压输出单元及显卡的电源就绪信号输出端,并且控制电源就绪信号输出端的电压为禁能电平,以使主板在软件重开机之后检测不到显卡。主板进行开机测试时,信号屏蔽单元电性连接显卡的电源就绪信号输出端,电压输出单元输出高电压电平且经第一期间后,电压输出单元输出低电压电平,且主板进行软件重开机。本发明通过信号屏蔽的方式使主板检测不到显卡,而不用拔除显卡,以便于测试内建显示芯片的主板。
-
公开(公告)号:CN109273945B
公开(公告)日:2021-01-05
申请号:CN201810299240.4
申请日:2018-04-04
Applicant: 和硕联合科技股份有限公司
Abstract: 测试用线缆及使用其的测试方法。测试用线缆包括通用串行总线(USB)接头、测试端接头及开关电路。通用串行总线接头耦接至电子装置,并且具有第一数据引脚对及第二数据引脚对。测试端接头耦接至测试治具,且具有测试数据引脚对及第一控制引脚,测试治具用以输出第一控制信号至第一控制引脚。开关电路耦接第一数据引脚对、第二数据引脚对、测试数据引脚对及第一控制引脚,并且开关电路依据第一控制信号将测试数据引脚对耦接至第一数据引脚对或第二数据引脚对。
-
公开(公告)号:CN102736902A
公开(公告)日:2012-10-17
申请号:CN201110083962.4
申请日:2011-03-30
Applicant: 和硕联合科技股份有限公司
IPC: G06F9/44
Abstract: 本发明提供一种状态显示方法及储存装置,该状态显示方法应用于储存装置,其中储存装置包含显示单元,状态显示方法用以动态显示多个状态图案于显示单元上。状态显示方法包含下列步骤:读取储存装置的使用容量。根据使用容量在显示单元上显示多个状态图案中的至少一个容量图案。判断使用容量是否小于储存装置的总储存容量,若是,在显示单元上显示状态图案中的第一动态图案,若否,在显示单元上显示状态图案中的静态图案。本发明的储存装置可让使用者在使用储存装置(例如移动存储器)时,不需要经过连接电脑的操作系统,即可得知储存装置中的储存单元目前已使用容量或剩余储存容量。
-
公开(公告)号:CN103513176A
公开(公告)日:2014-01-15
申请号:CN201210207823.2
申请日:2012-06-21
Applicant: 和硕联合科技股份有限公司
IPC: G01R31/28
Abstract: 本发明公开了一种测试主板的屏蔽电路及其屏蔽方法,用于测试内建显示芯片的主板,且显卡安插于主板的第一插槽。屏蔽电路包括电压输出单元及信号屏蔽单元。信号屏蔽单元耦接电压输出单元及显卡的电源就绪信号输出端,并且控制电源就绪信号输出端的电压为禁能电平,以使主板在软件重开机之后检测不到显卡。主板进行开机测试时,信号屏蔽单元电性连接显卡的电源就绪信号输出端,电压输出单元输出高电压电平且经第一期间后,电压输出单元输出低电压电平,且主板进行软件重开机。本发明通过信号屏蔽的方式使主板检测不到显卡,而不用拔除显卡,以便于测试内建显示芯片的主板。
-
公开(公告)号:CN202093506U
公开(公告)日:2011-12-28
申请号:CN201120088520.4
申请日:2011-03-22
Applicant: 和硕联合科技股份有限公司
IPC: G06F11/267
Abstract: 本实用新型揭露一种侦错显示卡,用以耦接待测电脑装置。待测电脑装置包含低接脚数总线及多个第一插座。这些第一插座耦接低接脚数总线。侦错显示卡包含多个第二插座。每一个第二插座具有不同的接脚定义,且这些第二插座的接地脚位与相对应的这些第一插座的接地脚位错置,这些第二插座用以分别耦接相对应的这些第一插座。
-
-
-
-
-