-
公开(公告)号:CN110034762B
公开(公告)日:2024-03-26
申请号:CN201910327093.1
申请日:2019-04-23
Applicant: 南京邮电大学 , 南京邮电大学南通研究院有限公司
Abstract: 本发明公开了一种采样频率可调的模数转换器,包括含有非交叠时钟、自举开关、运算放大器、内部时钟产生单元、DAC控制逻辑单元、异步延时逻辑模块、DAC电容阵列、延时逻辑模块、第一延时选择器和第二延时选择器;本发明采用第一延时选择器和第二延时选择器,第一延时选择器和第二延时选择器均采用三种相同的延时时间,通过选择延时时间方式,形成不同的异步时钟,从而达到采样频率可调;本发明中采用一级运放加二级锁存作为比较器,可以阻止回扫噪声,提高比较速度。
-
公开(公告)号:CN110034762A
公开(公告)日:2019-07-19
申请号:CN201910327093.1
申请日:2019-04-23
Applicant: 南京邮电大学 , 南京邮电大学南通研究院有限公司
Abstract: 本发明公开了一种采样频率可调的模数转换器,包括含有非交叠时钟、自举开关、运算放大器、内部时钟产生单元、DAC控制逻辑单元、异步延时逻辑模块、DAC电容阵列、延时逻辑模块、第一延时选择器和第二延时选择器;本发明采用第一延时选择器和第二延时选择器,第一延时选择器和第二延时选择器均采用三种相同的延时时间,通过选择延时时间方式,形成不同的异步时钟,从而达到采样频率可调;本发明中采用一级运放加二级锁存作为比较器,可以阻止回扫噪声,提高比较速度。
-
公开(公告)号:CN106549669A
公开(公告)日:2017-03-29
申请号:CN201611108459.9
申请日:2016-12-06
Applicant: 南京邮电大学
CPC classification number: H03M1/002 , H03M1/1023 , H03M1/125 , H03M1/462
Abstract: 本发明公开了一种基于单调性电容开关的模数转换器,包括含有非交叠时钟、自举开关、比较器、内部时钟产生单元、DAC控制逻辑单元、异步延时逻辑单元、DAC电容阵列;本发明采用单一性电容开关结构,电容阵列采用分段电容,比较器中加入M9减少误差电压,提升版图后仿的比较速度,在自举开关中加入非交叠时钟可以提升线性度,并且提出一种产生异步的控制结构,本发明降低了功耗,同时版图面积较小。
-
公开(公告)号:CN209787154U
公开(公告)日:2019-12-13
申请号:CN201920561078.9
申请日:2019-04-23
Applicant: 南京邮电大学 , 南京邮电大学南通研究院有限公司
Abstract: 本实用新型公开了一种采样频率可调的模数转换器,包括含有非交叠时钟、自举开关、运算放大器、内部时钟产生单元、DAC控制逻辑单元、异步延时逻辑模块、DAC电容阵列、延时逻辑模块、第一延时选择器和第二延时选择器;本实用新型采用第一延时选择器和第二延时选择器,第一延时选择器和第二延时选择器均采用三种相同的延时时间,通过选择延时时间方式,形成不同的异步时钟,从而达到采样频率可调;本实用新型中采用一级运放加二级锁存作为比较器,可以阻止回扫噪声,提高比较速度。(ESM)同样的发明创造已同日申请发明专利
-
公开(公告)号:CN206211981U
公开(公告)日:2017-05-31
申请号:CN201621333429.3
申请日:2016-12-06
Applicant: 南京邮电大学
Abstract: 本实用新型公开了一种基于单调性电容开关的模数转换器,包括含有非交叠时钟、自举开关、比较器、内部时钟产生单元、DAC控制逻辑单元、异步延时逻辑单元、DAC电容阵列;本实用新型采用单一性电容开关结构,电容阵列采用分段电容,比较器中加入M9减少误差电压,提升版图后仿的比较速度,在自举开关中加入非交叠时钟可以提升线性度,并且提出一种产生异步的控制结构,本实用新型降低了功耗,同时版图面积较小。
-
-
-
-