一种应用于超高速模数转换器的比较器电路

    公开(公告)号:CN108306646B

    公开(公告)日:2023-12-12

    申请号:CN201810383207.X

    申请日:2018-04-26

    Inventor: 张翼 沈宇 杨彦辉

    Abstract: 本发明公开了一种应用于超高速模数转换器的比较器电路,包括预放大电路模块、锁存比较电路模块;所述预放大电路模块由两级放大电路级连而成,第一级放大电路为全差分的吉尔伯特单元结构,第二级放大电路为共射差分放大器结构,可以抑制后级的锁存比较电路产生的回踢噪声,减小由于下一级的器件不匹配产生的预放大电路失调电压,从而提高比较器的精度;锁存比较电路模块由动态锁存电路和输出缓冲电路构成,动态锁存电路由两个相位差为180度的时钟控制信号控制,分为两个工作模式:跟踪模式和锁存模式;所述输出缓冲电路为共射差分放大器结构。本发明可以提高比较器电路的时钟采样率,同时提高比较器电路的精度,降低比较器电路的功耗。

    一种应用于超高速模数装换器的采样保持电路

    公开(公告)号:CN108039889A

    公开(公告)日:2018-05-15

    申请号:CN201711131320.0

    申请日:2017-11-15

    Inventor: 沈宇 张翼 杨彦辉

    Abstract: 本发明公开了一种应用于超高速模数装换器的采样保持电路。电路共由4个电容、38个电阻和47个npn管组成,可以分为:输入缓冲模块(M1),采样保持模块(M2、M3)和输出缓冲模块(M4)。M1是输入缓冲电路,可以把高速的输入信号和采样电容Ch隔离,同时也能提高输入信号的驱动能力和电路的无杂散动态范围的大小,有效降低电路的三次谐波失真;M2(M3)是采样保持模块,可以分为采样阶段和保持阶段,也是采样保持电路的核心模块;M4是输出缓冲电路,可以增大输出电流驱动后级电路并有效降低电路的三次谐波失真,减小总的谐波失真,提高信号噪声失真比和实际有效位数。本发明可以提高采样保持电路的采样率,同时拥有较高的精度和较好的线性度。

    一种超高速模数转换器的编码电路及其编码ROM电路

    公开(公告)号:CN108880550B

    公开(公告)日:2023-08-11

    申请号:CN201811043052.1

    申请日:2018-09-07

    Abstract: 本发明提供了一种超高速模数转换器的编码电路及其编码ROM电路,其满足超高速模数转换器的指标要求,包括顺序设置的纠错编码器模块、异或门阵列模块和编码ROM电路,输入的差分温度计码经纠错编码器模块转换后输入异或门阵列模块,经异或门阵列模块转成输入信号输入编码ROM电路,纠错编码器模块最低位输出的差分温度计码的单端信号作为编码ROM电路的输入控制信号输入编码ROM电路,编码ROM电路包括对应编码ROM电路的每个数字代码设置的差分编码电路,差分编码电路分别顺序设置的差分放大电路模块和射极跟随器模块,输入信号和输入控制信号经差分放大电路模块处理得到差分输出信号,差分输出信号经射极跟随器模块处理后输出。

    一种超高速模数转换器的编码电路及其编码ROM电路

    公开(公告)号:CN108880550A

    公开(公告)日:2018-11-23

    申请号:CN201811043052.1

    申请日:2018-09-07

    Abstract: 本发明提供了一种超高速模数转换器的编码电路及其编码ROM电路,其满足超高速模数转换器的指标要求,包括顺序设置的纠错编码器模块、异或门阵列模块和编码ROM电路,输入的差分温度计码经纠错编码器模块转换后输入异或门阵列模块,经异或门阵列模块转成输入信号输入编码ROM电路,纠错编码器模块最低位输出的差分温度计码的单端信号作为编码ROM电路的输入控制信号输入编码ROM电路,编码ROM电路包括对应编码ROM电路的每个数字代码设置的差分编码电路,差分编码电路分别顺序设置的差分放大电路模块和射极跟随器模块,输入信号和输入控制信号经差分放大电路模块处理得到差分输出信号,差分输出信号经射极跟随器模块处理后输出。

    一种应用于超高速模数转换器的比较器电路

    公开(公告)号:CN108306646A

    公开(公告)日:2018-07-20

    申请号:CN201810383207.X

    申请日:2018-04-26

    Inventor: 张翼 沈宇 杨彦辉

    Abstract: 本发明公开了一种应用于超高速模数转换器的比较器电路,包括预放大电路模块、锁存比较电路模块;所述预放大电路模块由两级放大电路级连而成,第一级放大电路为全差分的吉尔伯特单元结构,第二级放大电路为共射差分放大器结构,可以抑制后级的锁存比较电路产生的回踢噪声,减小由于下一级的器件不匹配产生的预放大电路失调电压,从而提高比较器的精度;锁存比较电路模块由动态锁存电路和输出缓冲电路构成,动态锁存电路由两个相位差为180度的时钟控制信号控制,分为两个工作模式:跟踪模式和锁存模式;所述输出缓冲电路为共射差分放大器结构。本发明可以提高比较器电路的时钟采样率,同时提高比较器电路的精度,降低比较器电路的功耗。

    一种应用于超高速模数转换器的比较器电路

    公开(公告)号:CN208063180U

    公开(公告)日:2018-11-06

    申请号:CN201820613437.6

    申请日:2018-04-26

    Inventor: 张翼 沈宇 杨彦辉

    Abstract: 本实用新型公开了一种应用于超高速模数转换器的比较器电路,包括预放大电路模块、锁存比较电路模块;所述预放大电路模块由两级放大电路级连而成,第一级放大电路为全差分的吉尔伯特单元结构,第二级放大电路为共射差分放大器结构,可以抑制后级的锁存比较电路产生的回踢噪声,减小由于下一级的器件不匹配产生的预放大电路失调电压,从而提高比较器的精度;锁存比较电路模块由动态锁存电路和输出缓冲电路构成,动态锁存电路由两个相位差为180度的时钟控制信号控制,分为两个工作模式:跟踪模式和锁存模式;所述输出缓冲电路为共射差分放大器结构。本实用新型可以提高比较器电路的时钟采样率,同时提高比较器电路的精度,降低比较器电路的功耗。(ESM)同样的发明创造已同日申请发明专利

    一种超高速模数转换器的编码电路及其编码ROM电路

    公开(公告)号:CN208675202U

    公开(公告)日:2019-03-29

    申请号:CN201821462498.3

    申请日:2018-09-07

    Abstract: 本实用新型提供了一种超高速模数转换器的编码电路及其编码ROM电路,满足超高速模数转换器的指标要求,包括顺序设置的纠错编码器模块、异或门阵列模块和编码ROM电路,输入的差分温度计码经纠错编码器模块转换后输入异或门阵列模块,经异或门阵列模块转成输入信号输入编码ROM电路,纠错编码器模块最低位输出的差分温度计码的单端信号作为编码ROM电路的输入控制信号输入编码ROM电路,编码ROM电路包括对应编码ROM电路的每个数字代码设置的差分编码电路,差分编码电路分别顺序设置的差分放大电路模块和射极跟随器模块,输入信号和输入控制信号经差分放大电路模块处理得到差分输出信号,差分输出信号经射极跟随器模块处理后输出。(ESM)同样的发明创造已同日申请发明专利

Patent Agency Ranking