具有背景失配校准的噪声整形SAR ADC

    公开(公告)号:CN114124100B

    公开(公告)日:2024-03-22

    申请号:CN202111457615.3

    申请日:2021-12-01

    Abstract: 本发明提供了一种具有背景失配校准的噪声整形SAR ADC,属于集成电路技术领域。本发明所采用的SAR ADC架构类似于通用SAR ADC,结构包括采样和保持(S/H)模块、二进制加权电容式DAC(CDAC)、SAR逻辑块、比较器和数字加法器;所呈现的拓扑与通用SAR ADC的不同之处在于,它嵌入了两个附加模块:噪声整形和DAC校准模块。偶尔激活的校准模块能够通过使用一组子DAC的机制执行DAC失配校准;在典型的SAR转换中通常被丢弃的残差信息Vresidue则被NS块重新使用,从而可以改变带内比较器噪声和量化噪声。本发明将NS‑SAR与新的背景校准相结合,同时结合了ΣΔ和SAR架构的优点,实现了高精度低功耗架构,并且克服了比较器噪声和DAC失配误差对电路的限制。

    具有背景失配校准的噪声整形SAR ADC

    公开(公告)号:CN114124100A

    公开(公告)日:2022-03-01

    申请号:CN202111457615.3

    申请日:2021-12-01

    Abstract: 本发明提供了一种具有背景失配校准的噪声整形SAR ADC,属于集成电路技术领域。本发明所采用的SAR ADC架构类似于通用SAR ADC,结构包括采样和保持(S/H)模块、二进制加权电容式DAC(CDAC)、SAR逻辑块、比较器和数字加法器;所呈现的拓扑与通用SAR ADC的不同之处在于,它嵌入了两个附加模块:噪声整形和DAC校准模块。偶尔激活的校准模块能够通过使用一组子DAC的机制执行DAC失配校准;在典型的SAR转换中通常被丢弃的残差信息Vresidue则被NS块重新使用,从而可以改变带内比较器噪声和量化噪声。本发明将NS‑SAR与新的背景校准相结合,同时结合了ΣΔ和SAR架构的优点,实现了高精度低功耗架构,并且克服了比较器噪声和DAC失配误差对电路的限制。

    一种高精度的流水线ADC及前端校准方法

    公开(公告)号:CN112737583B

    公开(公告)日:2022-10-25

    申请号:CN202011581048.8

    申请日:2020-12-28

    Abstract: 本发明公开了一种高精度流水线ADC及前端校准方法,通过外界信号源输给流水线ADC一个差模直流输入信号Vin1,存储此时流水线ADC的总数字输出编码Dout1,再将流水线ADC的输入信号固定为Vin2,存储此时流水线ADC的输出编码Dout2,将Dout1和Dout2做差,将得到的ΔDout与理想情况下流水线ADC输入为Vin1和Vin2时的输出编码差值ΔDout_id进行对比,判别增益大小,依据判别结果调整流水线ADC中MDAC模块的有效反馈电容Cf_eq,达到调整增益的目的。此方法不断重复进行,直到ΔDout=ΔDout_id,将反馈电容控制信号固化,完成前台校准。本发明改善了高精度流水线ADC中传统算法复杂且精度较低的缺点,只需要存储,减法加比较即可实现算法逻辑,具有高效快速且精确的特点,比较适用于高速高精度流水线ADC校准。

    一种高精度的流水线ADC及前端校准方法

    公开(公告)号:CN112737583A

    公开(公告)日:2021-04-30

    申请号:CN202011581048.8

    申请日:2020-12-28

    Abstract: 本发明公开了一种高精度流水线ADC及前端校准方法,通过外界信号源输给流水线ADC一个差模直流输入信号Vin1,存储此时流水线ADC的总数字输出编码Dout1,再将流水线ADC的输入信号固定为Vin2,存储此时流水线ADC的输出编码Dout2,将Dout1和Dout2做差,将得到的ΔDout与理想情况下流水线ADC输入为Vin1和Vin2时的输出编码差值ΔDout_id进行对比,判别增益大小,依据判别结果调整流水线ADC中MDAC模块的有效反馈电容Cf_eq,达到调整增益的目的。此方法不断重复进行,直到ΔDout=ΔDout_id,将反馈电容控制信号固化,完成前台校准。本发明改善了高精度流水线ADC中传统算法复杂且精度较低的缺点,只需要存储,减法加比较即可实现算法逻辑,具有高效快速且精确的特点,比较适用于高速高精度流水线ADC校准。

Patent Agency Ranking