抗肝炎活性组合物及其制备方法和应用

    公开(公告)号:CN116712439A

    公开(公告)日:2023-09-08

    申请号:CN202310312397.7

    申请日:2023-03-28

    Abstract: 本发明公开了一种抗肝炎活性组合物及其制备方法和应用。所述的抗肝炎活性组合物按质量百分比计,由葫芦素B 70.3±0.4%、异葫芦素B 26.1±0.2%和葫芦素E 3.6±0.3%组成。本发明以来源广泛的波棱瓜子壳为原料,通过优化提取溶剂、洗脱剂组成及色谱检测等方法,获得了纯度高、质量可控的抗肝炎活性组合物,保证了TCs质量的均一性、可控性。本发明的抗肝炎活性组合物与葫芦素片相比,抗肝炎活性组合物的半数致死量更高,NOAEL为15mg/kg BW,具有更高的安全性。

    一种基于数字延时电路的TOA估计电路

    公开(公告)号:CN106886146B

    公开(公告)日:2019-08-30

    申请号:CN201710011439.8

    申请日:2017-01-06

    Abstract: 本发明公开了一种基于数字延时电路的TOA估计电路。该TOA估计电路由信号边沿产生模块、同步匹配脉冲产生模块、时间匹配模块和时间生成模块组成。其中信号边沿产生模块利用数字延时电路根据被测信号的上升沿输出一个信号边沿脉冲,并将其输入到时间匹配模块。同步匹配脉冲模块利用数字延时电路在被测时间范围内依次输出一串匹配窄脉冲,并输出到时间匹配模块。时间匹配模块将输入的信号边沿脉冲与匹配窄脉冲进行处理,得到时间匹配信号,并输出到时间生成模块。时间生成模块根据输入的时间匹配信号输出达到时间。本发明通过对利用数字延时电路生成的窄脉冲对信号达到时间进行精确估计,具有较强的准确性、通用性以及适用性。

    基于固件的DPWM发生器
    3.
    发明公开

    公开(公告)号:CN108183701A

    公开(公告)日:2018-06-19

    申请号:CN201711460308.4

    申请日:2017-12-28

    CPC classification number: H03K5/05

    Abstract: 本发明公开了一种基于固件的DPWM发生器。该数字脉冲宽度调制器由时钟生成模块、同步计数模块、IODELAY固件模块和异步信号生成模块组成。其中时钟生成模块对输入时钟信号倍频后产生基础时钟信号输入到同步计数模块和IODELAY固件模块。同步计数模块产生粗调控制信号和初始控制信号分别输入到IODELAY固件模块和异步信号产生模块。IODELAY固件模块实现对粗调控制信号延时产生对应的终止控制信号,然后将终止控制信号输入到异步信号产生模块中。在异步信号产生模块中,终止控制信号和初始控制信号通过RS触发器输出最终的数字脉冲宽度调制(DPWM)信号。本发明通过对粗调控制信号进行相位延迟可以实现更高精度的数字脉冲宽度调制,具有较强的准确性、通用性以及适用性。

    一种基于数字延时电路的TOA估计电路

    公开(公告)号:CN106886146A

    公开(公告)日:2017-06-23

    申请号:CN201710011439.8

    申请日:2017-01-06

    Abstract: 本发明公开了一种基于数字延时电路的TOA估计电路。该TOA估计电路由信号边沿产生模块、同步匹配脉冲产生模块、时间匹配模块和时间生成模块组成。其中信号边沿产生模块利用数字延时电路根据被测信号的上升沿输出一个信号边沿脉冲,并将其输入到时间匹配模块。同步匹配脉冲模块利用数字延时电路在被测时间范围内依次输出一串匹配窄脉冲,并输出到时间匹配模块。时间匹配模块将输入的信号边沿脉冲与匹配窄脉冲进行处理,得到时间匹配信号,并输出到时间生成模块。时间生成模块根据输入的时间匹配信号输出达到时间。本发明通过对利用数字延时电路生成的窄脉冲对信号达到时间进行精确估计,具有较强的准确性、通用性以及适用性。

    基于延时调相的数字脉冲宽度调制器

    公开(公告)号:CN106301301A

    公开(公告)日:2017-01-04

    申请号:CN201610603447.7

    申请日:2016-07-27

    CPC classification number: H03K7/08

    Abstract: 本发明公开了一种基于延时调相的数字脉冲宽度调制器。由时钟生成模块、同步计数模块、延时调相模块和异步信号产生模块组成。其中时钟生成模块对输入时钟信号倍频后输出基础时钟信号至同步计数模块,同时对基础时钟信号延时后输出延时时钟信号至延时调相模块;同步计数模块完成脉宽的粗调,分别输出初始控制信号和粗调控制信号至异步信号产生模块和延时调相模块;延时调相模块对粗调控制信号延时产生8路终止控制信号并选择1路输出至异步信号产生模块;初始控制信号与终止控制信号在异步信号产生模块中输入RS触发器并输出最终的DPWM信号。本发明在基础时钟信号不变的条件下提高了调制精度,具有较强的准确性、通用性以及适用性。

    基于FPGA的可编程精确网络报文构造单元

    公开(公告)号:CN108199917A

    公开(公告)日:2018-06-22

    申请号:CN201711462598.6

    申请日:2017-12-28

    CPC classification number: H04L43/50 H04L1/0028 H04L1/0079 H04L47/6245

    Abstract: 本发明公开了一种基于FPGA的可编程精确网络报文构造单元,命令解析模块完成对接受到的上位机命令进行解析并过滤提取所需信息后分别送入信息存储与选择模块和报文发送模块,并回送收到命令请求指令给上位机;信息存储与选择模块完成对解析模块提取信息的存储并实时选择所需信息送入报文构造模块;报文构造模块则根据输入信息正确构造所需报文存入报文发送模块,并将构造报文产生的反馈信息存入信息存储与选择模块;报文发送模块则根据命令解析模块解析得到的命令完成对报文停、发、发送时序的控制,最终将报文发送至被测设备,并反馈发送端各统计信息给上位机。本发明可编程实现由上位机命令控制的多种发送模式及精确的速率调度。

    一种基于IODELAY固件的TOA估计电路

    公开(公告)号:CN106886147B

    公开(公告)日:2019-08-30

    申请号:CN201710011440.0

    申请日:2017-01-06

    Abstract: 本发明公开了一种基于IODELAY固件的TOA估计电路。该TOA估计电路由信号边沿产生模块、同步匹配脉冲产生模块、时间匹配模块和时间生成模块组成。其中信号边沿产生模块利用IODELAY固件根据被测信号的上升沿输出一个信号边沿脉冲,并将其输入到时间匹配模块。同步匹配脉冲模块利用IODELAY固件在被测时间范围内依次输出一串匹配窄脉冲,并输出到时间匹配模块。时间匹配模块将输入的信号边沿脉冲与匹配窄脉冲进行处理,得到时间匹配信号,并输出到时间生成模块。时间生成模块根据输入的时间匹配信号输出达到时间。本发明通过对利用IODELAY固件生成的窄脉冲对信号达到时间进行精确估计,具有较强的准确性、通用性以及适用性。

    基于固件的直流电压控制器电路

    公开(公告)号:CN108153363A

    公开(公告)日:2018-06-12

    申请号:CN201711463304.1

    申请日:2017-12-28

    Abstract: 本发明公开了一种基于固件的直流电压控制器电路。该控制电路由时钟生成电路、脉宽发生电路、延时电路和或选通电路组成。时钟生成电路对输入时钟信号倍频后输出基础时钟信号至脉宽发生电路和延时电路;脉宽发生电路输出粗调脉宽信号至延时电路和或选通电路;延时电路对粗调脉宽信号精确时延输出延时脉宽信号至或选通电路;粗调脉宽信号和延时脉宽信号经或选通电路输出最终的直流电压控制器信号。本发明通过固件实现精确时延,相当于对基础时钟信号分频,在基础时钟信号不变的条件下提高了直流电压控制器信号的占空比分辨率,具有较强的准确性、通用性以及适用性。

    一种基于IODELAY固件的TOA估计电路

    公开(公告)号:CN106886147A

    公开(公告)日:2017-06-23

    申请号:CN201710011440.0

    申请日:2017-01-06

    Abstract: 本发明公开了一种基于IODELAY固件的TOA估计电路。该TOA估计电路由信号边沿产生模块、同步匹配脉冲产生模块、时间匹配模块和时间生成模块组成。其中信号边沿产生模块利用IODELAY固件根据被测信号的上升沿输出一个信号边沿脉冲,并将其输入到时间匹配模块。同步匹配脉冲模块利用IODELAY固件在被测时间范围内依次输出一串匹配窄脉冲,并输出到时间匹配模块。时间匹配模块将输入的信号边沿脉冲与匹配窄脉冲进行处理,得到时间匹配信号,并输出到时间生成模块。时间生成模块根据输入的时间匹配信号输出达到时间。本发明通过对利用IODELAY固件生成的窄脉冲对信号达到时间进行精确估计,具有较强的准确性、通用性以及适用性。

    基于数字延时的数字脉冲宽度调制器

    公开(公告)号:CN106230408A

    公开(公告)日:2016-12-14

    申请号:CN201610602607.6

    申请日:2016-07-27

    CPC classification number: H03K7/08

    Abstract: 本发明公开了一种基于数字延时的数字脉冲宽度调制器,由时钟生成模块、同步计数模块、数字延时模块和异步信号产生模块组成。其中时钟生成模块对输入时钟信号倍频后产生基础时钟信号输入到同步计数模块。同步计数模块产生粗调控制信号和初始控制信号分别输入到数字延时模块和异步信号产生模块。数字延时模块实现对粗调控制信号延时产生32路终止控制信号,然后由选择器选择一路对应的终止控制信号,并将其输入到异步信号产生模块。在异步信号产生模块中,终止控制信号与初始控制信号通过RS触发器输出最终的数字脉冲宽度调制(DPWM)信号。本发明通过数字延时模块对粗调控制信号进行精确时延可以实现更高精度的数字脉冲宽度调制(DPWM),具有较强的准确性、通用性以及适用性。

Patent Agency Ranking