-
公开(公告)号:CN111162797A
公开(公告)日:2020-05-15
申请号:CN202010070456.0
申请日:2020-01-21
Applicant: 华侨大学
IPC: H03M13/11
Abstract: 本发明提供一种速率兼容的5G LDPC码的编码装置及编码方法,主要解决了5G标准中LDPC码高效编码和硬件实现问题。编码过程主要包括确定编码参数,信息位的分组和缩短,校验位第一部分的计算,校验位第二部分的计算,码字拼接,码字的打孔输出等步骤,算法支持5G标准中的所有矩阵,运算速度快。编码装置通过现场可编程门阵列进行实现,主要电路可分为程序控制模块,参数计算选择模块,地址发生器,速率匹配缓冲模块,循环移位系数存储模块和编码运算模块,通过采用所提出的多路并行的电路结构可以将编码装置的吞吐率提升一倍并降低了布线复杂度,同时通过硬件复用大幅度提高了逻辑资源的利用率。
-