一种基于忆阻器件的神经元电路

    公开(公告)号:CN106845634B

    公开(公告)日:2018-12-14

    申请号:CN201611235356.9

    申请日:2016-12-28

    Abstract: 本发明公开了一种基于忆阻器件的神经元电路,本发明中,突触阵列的忆阻器选用部分易失性双极性电阻转变器件,表达神经元膜电位的忆阻器选用易失性电阻转变器件,构建神经元电路,并具有突触基本单元。该神经元电路能够实现生物神经元中的整合放电功能,表达出局部分级电位,突触具有部分易失性,可以表达活动时序相关的可塑性,与生物学上神经元与突触在信息存储、传递与处理方面有极大相似性。本发明可以为硬件模拟大脑神经网络结构提供基本单元,克服现有技术存在的神经元放电时间延迟,难以实现高密度集成等技术问题,能用于构造类大脑的信息处理系统,可并行快速处理大量信息在实现大脑的神经学计算网络中有极大应用价值。

    一种基于忆阻器件的神经元电路

    公开(公告)号:CN106845634A

    公开(公告)日:2017-06-13

    申请号:CN201611235356.9

    申请日:2016-12-28

    CPC classification number: G06N3/063

    Abstract: 本发明公开了一种基于忆阻器件的神经元电路,本发明中,突触阵列的忆阻器选用部分易失性双极性电阻转变器件,表达神经元膜电位的忆阻器选用易失性电阻转变器件,构建神经元电路,并具有突触基本单元。该神经元电路能够实现生物神经元中的整合放电功能,表达出局部分级电位,突触具有部分易失性,可以表达活动时序相关的可塑性,与生物学上神经元与突触在信息存储、传递与处理方面有极大相似性。本发明可以为硬件模拟大脑神经网络结构提供基本单元,克服现有技术存在的神经元放电时间延迟,难以实现高密度集成等技术问题,能用于构造类大脑的信息处理系统,可并行快速处理大量信息在实现大脑的神经学计算网络中有极大应用价值。

Patent Agency Ranking