抗辐射加固存储单元电路

    公开(公告)号:CN103474092B

    公开(公告)日:2016-01-06

    申请号:CN201310397216.1

    申请日:2013-09-04

    CPC classification number: G11C11/4125

    Abstract: 本发明公开了一种抗辐射加固存储单元电路,包括:基本存储单元、冗余存储单元和双向反馈单元;其中,基本存储单元包括第一、第二PMOS管和第三、第四PMOS管;冗余存储单元包括第五、第六PMOS管和第七、第八PMOS管;双向反馈单元用于构成存储节点与冗余存储节点间的反馈通路,还用于构成反相存储节点与反相冗余存储节点间的反馈通路。本发明的存储单元电路可自动实现抗总剂量效应加固和抗单粒子闩锁效应加固,同时利用冗余和双路循环反馈技术实现抗单粒子翻转效应加固,具有较好的抗辐射特性,且电路结构简单,单元面积小。

    一种基于sigma滤波器的红外焦平面非均匀性校正方法

    公开(公告)号:CN102968765B

    公开(公告)日:2014-12-17

    申请号:CN201210454281.9

    申请日:2012-11-13

    Abstract: 本发明公开了一种基于sigma滤波器的红外焦平面非均匀性校正方法,该方法对线性校正后的图像进行模板大小为5x5的sigma滤波,在实现边缘保持平滑滤波的同时,完成校正参数迭代步长自适应调整以及异常像素(坏元、冲激噪声)检测与替换,采用变化参考图像实现运动检测,只有当校正图像与变化参考图像的差值大于变化阈值时才对非均匀性校正参数进行自适应迭代步长的更新。本发明将sigma滤波器用于红外焦平面非均匀性校正,利用其边缘保持特性降低非均匀性参数估计误差,增强“鬼影”抑制能力,同时利用sigma滤波器实现自适应迭代步长与异常像素检测与替换,计算复杂度低,适合硬件电路实现。

    一种2-D卷积器
    3.
    发明授权

    公开(公告)号:CN102208005B

    公开(公告)日:2014-03-26

    申请号:CN201110142679.4

    申请日:2011-05-30

    Abstract: 2-D卷积计算在图像处理领域中有着广泛的应用,本发明公开了一种2-D卷积器,通过将2-D卷积计算分解为多1-D卷积计算窗口并行计算以及采用图像数据以行或列主导Zigzag扫描格式输入的策略,减少了片上存储器的容量,降低了片上资源开销;并且2-D卷积器能接受行或列主导Zigzag扫描格式这两种不同图像数据输入格式的特点,使得本2-D卷积器适用于不同的应用系统;通过调整中间结果暂存单元各双端口SRAM的深度W,在片上存储器容量和外部带宽之间做出较好的折中,带来系统设计的灵活性。与现有的2-D卷积器相比,本发明占用的硬件资源少,吞吐率可以满足大多数图像处理系统的实时性要求,可用于实现低成本嵌入式系统中2-D卷积计算。本发明属于超大规模集成电路结构设计领域。

    一种基于sigma滤波器的红外焦平面非均匀性校正方法

    公开(公告)号:CN102968765A

    公开(公告)日:2013-03-13

    申请号:CN201210454281.9

    申请日:2012-11-13

    Abstract: 本发明公开了一种基于sigma滤波器的红外焦平面非均匀性校正方法,该方法对线性校正后的图像进行模板大小为5x5的sigma滤波,在实现边缘保持平滑滤波的同时,完成校正参数迭代步长自适应调整以及异常像素(坏元、冲激噪声)检测与替换,采用变化参考图像实现运动检测,只有当校正图像与变化参考图像的差值大于变化阈值时才对非均匀性校正参数进行自适应迭代步长的更新。本发明将sigma滤波器用于红外焦平面非均匀性校正,利用其边缘保持特性降低非均匀性参数估计误差,增强“鬼影”抑制能力,同时利用sigma滤波器实现自适应迭代步长与异常像素检测与替换,计算复杂度低,适合硬件电路实现。

    一种SIFT特征向量梯度直方图多通道更新电路

    公开(公告)号:CN103955919B

    公开(公告)日:2017-03-01

    申请号:CN201410141691.7

    申请日:2014-04-09

    Abstract: 本发明公开了一种SIFT特征向量梯度直方图多通道更新电路,使用16个八维四更新的直方图组来取代1个128维16更新的直方图,每一个八维四更新的直方图代表同一空间位置的NBO方向维度的子特征值向量。所述电路包括:第一三线性插值模块、第二三线性插值模块、方向地址仲裁模块、第一至第十六四通道更新仲裁模块、第一至第十六八维四通道更新直方图模块。本发明的电路硬件面积开销仅占传统128维16更新的直方图电路面积开销的28%。从硬件开销方面,本电路优势明显;并且在SMIC0.18um的工艺下,本发明的最高工作频率为130MHz,传统128维16更新的直方图电路最高工作频率为100MHz。

    一种基于波矢测量的红外成像探测芯片

    公开(公告)号:CN103542940B

    公开(公告)日:2016-04-20

    申请号:CN201310443095.X

    申请日:2013-09-25

    Abstract: 本发明公开了一种基于波矢测量的红外成像探测芯片,包括面阵红外折射微透镜、面阵非制冷红外探测器和驱控预处理模块;其中,面阵非制冷红外探测器位于所述面阵红外折射微透镜的焦面处,被划分成多个阵列分布的子面阵非制冷红外探测器,每个子面阵非制冷红外探测器包括数量和排布方式相同的多个阵列分布的光敏元;面阵红外折射微透镜包括多个阵列分布的单元红外折射微透镜,每单元红外折射微透镜与一个子面阵非制冷红外探测器对应。本发明的红外成像探测芯片可测量的红外波矢方向的变动范围大,测量精度高,结构紧凑,环境适应性好,易与常规红外光学系统、电子和机械装置匹配耦合。

    一种用于红外图像处理的可配置多功能数据路径结构

    公开(公告)号:CN104537605A

    公开(公告)日:2015-04-22

    申请号:CN201410849110.5

    申请日:2014-12-30

    Abstract: 本发明公开了一种用于红外图像处理的可配置多功能数据路径结构,属于图像处理技术领域。本发明可配置多功能数据路径结构包括控制参数寄存器、中心控制逻辑、模板参数寄存器组、总线接口、差分运算单元、延迟线组、像素选择阵列、标量函数运算单元、缩减函数运算单元、输出生成单元以及阈值分割单元。本发明在数据路径结构中实现最大程度的硬件资源的复用,可配置的特性使得用最少资源增加了硬件的灵活性和应用范围,同时应用流水线的结构使得数据路径的计算能力大大提升。

    一种动态存储器刷新方法与刷新控制器

    公开(公告)号:CN104505117A

    公开(公告)日:2015-04-08

    申请号:CN201410851866.3

    申请日:2014-12-30

    Abstract: 本发明公开了一种动态存储器刷新方法与刷新控制器,属于半导体存储器技术领域。本发明基于增益单元存储器,利用增益存储单元有二组相互独立的字线和位线,在时钟的上半周期完成外部访问的读/写操作,而在时钟下半周期完成刷新读/刷新写操作。本发明根据增益单元的刷新同期、存储Bank的行数以及时钟周期产生刷新请求信号以及刷新状态信号;根据刷新状态产生相应的刷新读、刷新写操作的控制信号控制刷新读和刷新写操作与外部读/外部写操作并行进行。本发明消除了刷新操作与外部访问的冲突,使存储器能够完全随机实时地进行访问。

    一种线性与非线性滤波器相结合的非均匀性校正方法

    公开(公告)号:CN102968776B

    公开(公告)日:2015-03-11

    申请号:CN201210453680.3

    申请日:2012-11-13

    Abstract: 本发明公开了一种线性与非线性滤波器相结合的非均匀性校正方法,在对线性校正图像进行空间平滑滤波得到真实场景的估计图像时,如果非均匀性水平较高,使用模板为11x11的均值滤波,否则,使用模板为5x5的非线性平滑滤波,在实现边缘保持滤波的同时,计算校正参数的自适应迭代步长,进行异常像素(坏元、冲激噪声)检测与替换,以滤波输出图像作为对真实场景的估计图像,利用变化参考图像实现变化检测,只有当校正图像与变化参考图像的差异大于变化阈值时才对非均匀性校正系数进行迭代更新。本发明既具有线性平滑滤波器平滑作用大、收敛速度快的优点,又具有非线性平滑滤波的边缘保持特性,而且计算复杂度较低,适合硬件电路实现。

    一种FFT倒序操作存储器数据调度方法及电路

    公开(公告)号:CN102306142B

    公开(公告)日:2014-05-07

    申请号:CN201110231430.0

    申请日:2011-08-11

    CPC classification number: Y02D10/13

    Abstract: 本发明公开了一种FFT倒序操作存储器数据调度方法及电路,使用两块N/2深度单端口存储器进行数据调度,充分发挥单端口存储器的面积和功耗优势,有效减少了片上存储器面积;采用统一的数据暂停信号和读后便写的读写策略,使得该设计能够等待外部数据的暂停,而不丢失数据和影响读写时序;采用固定规则的N个时钟数据延迟,有效避免了使用较大FIFO存储器实现最短延迟时间的检测逻辑。本发明具有灵活的可配置性和可扩展性,最大程度地避免了不同点数对于存储器容量和控制逻辑的依赖;与现有的倒序操作方法相比,本发明占用的资源少,可配置灵活性好,能够处理带中断暂停的连续数据流。

Patent Agency Ranking