-
公开(公告)号:CN101604398A
公开(公告)日:2009-12-16
申请号:CN200910061747.7
申请日:2009-04-23
Applicant: 华中科技大学
IPC: G06K17/00
Abstract: 本发明公开了一种软硬件结合的RFID编码解析系统,多个客户端发起的编码解析请求汇聚成高速网络流量,通过高速接口进入硬件实现的编码解析分类器,编码解析分类器分类规则按照内容对编码解析请求进行分类,从内部接口分发给各编码解析单元服务器;编码解析单元服务器收到编码解析请求,依据编码解析请求中携带的电子标签编码查询对应的物品信息服务器地址,并返回给编码解析分类器;编码解析分类器收到物品信息服务器地址,将其返回给客户端。本发明将部分软件功能转移到高速硬件网络设备上,支持大流量RFID编码解析请求访问,解析速度快,可应用于编码解析网络中大型编码解析节点。
-
公开(公告)号:CN105930609B
公开(公告)日:2018-12-14
申请号:CN201610289224.8
申请日:2016-05-04
Applicant: 华中科技大学
IPC: G06F17/50
Abstract: 本发明公开了一种用于相干解调的FPGA时序优化方法。所述FPGA时序优化方法包括对FPGA进行流水线设计;判断是否存在总延时超过延时阈值δ的路径;判断目标路径中逻辑延时与布线延时的比值k是否大于等于延时比例阈值ε;将所述目标路径对应算法模块中的算法设置为穷举法,并将该算法模块所有可能的计算结果存储于只读存储器中;重新设置FPGA的最大扇出直至所有路径总延时的最大值小于等于延时阈值δ。本发明通过逻辑优化的方法,从而解决了有反馈或者迭代运算而不能使用流水线设计进行优化的问题,该方法将所有可能的计算结果存储于只读存储器中,从而采用穷举法减少了路径中的逻辑级数,提高了FPGA的实时处理频率。
-
公开(公告)号:CN106100738A
公开(公告)日:2016-11-09
申请号:CN201610589210.8
申请日:2016-07-25
Applicant: 华中科技大学
IPC: H04B10/25 , H04B10/61 , H04L27/227
Abstract: 本发明公开了一种相干光BPSK/QPSK自适应解调方法及装置。方法包括:(1)信号获取:对模拟电信号I、Q进行模数转换得到数字信号I、Q,进行串并转换处理得到并行信号;(2)格式识别:对于并行信号进行格式识别;(3)时钟恢复:并行信号进行时钟恢复,得到时钟恢复后的并行信号;(4)频偏补偿;(5)相位噪声补偿;(6)将步骤(5)中获得的相位噪声补偿后的信号,根据调制格式进行判决,获得1比特的信号。装置包括:第一和第二模数转换电路、FPGA芯片、以及单片机;第一和第二模数转换电路采集第一和第二模拟信号,转换成第一和第二数字信号输入给FPGA芯片。本发明实现了相干光BPSK/QPSK自适应解调。
-
公开(公告)号:CN105930609A
公开(公告)日:2016-09-07
申请号:CN201610289224.8
申请日:2016-05-04
Applicant: 华中科技大学
IPC: G06F17/50
CPC classification number: G06F17/5031 , G06F17/505 , G06F17/5054 , G06F2217/84
Abstract: 本发明公开了一种用于相干解调的FPGA时序优化方法。所述FPGA时序优化方法包括对FPGA进行流水线设计;判断是否存在总延时超过延时阈值δ的路径;判断目标路径中逻辑延时与布线延时的比值k是否大于等于延时比例阈值ε;将所述目标路径对应算法模块中的算法设置为穷举法,并将该算法模块所有可能的计算结果存储于只读存储器中;重新设置FPGA的最大扇出直至所有路径总延时的最大值小于等于延时阈值δ。本发明通过逻辑优化的方法,从而解决了有反馈或者迭代运算而不能使用流水线设计进行优化的问题,该方法将所有可能的计算结果存储于只读存储器中,从而采用穷举法减少了路径中的逻辑级数,提高了FPGA的实时处理频率。
-
公开(公告)号:CN101604398B
公开(公告)日:2011-04-20
申请号:CN200910061747.7
申请日:2009-04-23
Applicant: 华中科技大学
IPC: G06K17/00
Abstract: 本发明公开了一种软硬件结合的RFID编码解析系统,多个客户端发起的编码解析请求汇聚成高速网络流量,通过高速接口进入硬件实现的编码解析分类器,编码解析分类器分类规则按照内容对编码解析请求进行分类,从内部接口分发给各编码解析单元服务器;编码解析单元服务器收到编码解析请求,依据编码解析请求中携带的电子标签编码查询对应的物品信息服务器地址,并返回给编码解析分类器;编码解析分类器收到物品信息服务器地址,将其返回给客户端。本发明将部分软件功能转移到高速硬件网络设备上,支持大流量RFID编码解析请求访问,解析速度快,可应用于编码解析网络中大型编码解析节点。
-
公开(公告)号:CN106100738B
公开(公告)日:2018-05-18
申请号:CN201610589210.8
申请日:2016-07-25
Applicant: 华中科技大学
IPC: H04B10/25 , H04B10/61 , H04L27/227
Abstract: 本发明公开了一种相干光BPSK/QPSK自适应解调方法及装置。方法包括:(1)信号获取:对模拟电信号I、Q进行模数转换得到数字信号I、Q,进行串并转换处理得到并行信号;(2)格式识别:对于并行信号进行格式识别;(3)时钟恢复:并行信号进行时钟恢复,得到时钟恢复后的并行信号;(4)频偏补偿;(5)相位噪声补偿;(6)将步骤(5)中获得的相位噪声补偿后的信号,根据调制格式进行判决,获得1比特的信号。装置包括:第一和第二模数转换电路、FPGA芯片、以及单片机;第一和第二模数转换电路采集第一和第二模拟信号,转换成第一和第二数字信号输入给FPGA芯片。本发明实现了相干光BPSK/QPSK自适应解调。
-
-
-
-
-