基于接口的可复用多路可编程脉宽调制器

    公开(公告)号:CN102104371A

    公开(公告)日:2011-06-22

    申请号:CN200910185988.2

    申请日:2009-12-16

    Abstract: 本发明涉及一种基于接口的可复用多路可编程脉宽调制器,由总线控制单元、PWM处理单元(包括延迟时间单元、方波周期单元、脉冲宽度单元及重复次数单元)及输出控制单元构成,其总线控制单元输入包括2bit精简地址线,用于寻址占空比、延迟时间或重复次数寄存器,可节省外围引脚及地址资源占用;8bit数据线用于设置输出脉冲方波占空比、输出延迟时间及输出重复次数等控制信号,可直接与片上总线接口;2路独立PWM输出,每路输出2个一定宽度的反向脉冲方波驱动信号。本发明可直接与系统片上总线接口,简单快捷,实现了该电路的高复用性;而且该发明电路不占用core的核心资源,适用于高复杂性的Soc系统。

    基于接口的可复用多路可编程脉宽调制器

    公开(公告)号:CN102104371B

    公开(公告)日:2013-04-24

    申请号:CN200910185988.2

    申请日:2009-12-16

    Abstract: 本发明涉及一种基于接口的可复用多路可编程脉宽调制器,由总线控制单元、PWM处理单元(包括延迟时间单元、方波周期单元、脉冲宽度单元及重复次数单元)及输出控制单元构成,其总线控制单元输入包括2bit精简地址线,用于寻址占空比、延迟时间或重复次数寄存器,可节省外围引脚及地址资源占用;8bit数据线用于设置输出脉冲方波占空比、输出延迟时间及输出重复次数等控制信号,可直接与片上总线接口;2路独立PWM输出,每路输出两个一定宽度的反向脉冲方波驱动信号。本发明可直接与系统片上总线接口,简单快捷,实现了该电路的高复用性;而且该发明电路不占用core的核心资源,适用于高复杂性的Soc系统。

    延时器
    3.
    发明公开

    公开(公告)号:CN101420217A

    公开(公告)日:2009-04-29

    申请号:CN200810159233.0

    申请日:2008-11-21

    Abstract: 延时器,涉及一种集成电路元器件,包括一个由延迟单元串联构成的压控延迟线,以及一个用于控制压控延迟线电压的延迟锁相环电路。其中,压控延迟线是产生信号延迟的主要部件,通过延迟锁相环电路控制逻辑门电源电压,达到精确控制逻辑门的延时时间的目的。本发明具有体积小,延迟时间范围宽、功耗低、全温稳定性高、受电压影响小、精度高等特性,可广泛应用于通信设备、医疗电子、自动测试设备、PC外围器件等领域。

Patent Agency Ranking