一种LDPC译码方法及装置
    1.
    发明授权

    公开(公告)号:CN105790774B

    公开(公告)日:2019-07-19

    申请号:CN201610105751.9

    申请日:2016-02-25

    Abstract: 本发明实施例公开了一种LDPC译码方法及装置,在现有比特翻转译码算法的基础上,在确定待译码序列中每一个比特位对应非零值的第一次数之后,对每一个比特位对应非零值的次数按照从小到大的顺序进行排序,根据排序结果确定每个比特位对应的序号;根据相邻两个比特位的序号差,及相邻两个比特位之间的次数差,确定该相邻两个比特位对应的斜率,并确定相邻两个比特位对应的斜率最大值;根据斜率最大值对应的序号较大值及其之后的序号对应的比特位,确定进行翻转的比特位。本发明实例实现了错误比特的批量处理,解决了迭代次数较多,或者在有限的迭代次数内不能完全修正所有误码的问题。

    一种改进型LDPC译码方法及装置

    公开(公告)号:CN105790774A

    公开(公告)日:2016-07-20

    申请号:CN201610105751.9

    申请日:2016-02-25

    CPC classification number: H03M13/1108

    Abstract: 本发明实施例公开了一种改进型LDPC译码方法及装置,在现有比特翻转译码算法的基础上,在确定待译码序列中每一个比特位对应非零值的第一次数之后,对每一个比特位对应非零值的次数按照从小到大的顺序进行排序,根据排序结果确定每个比特位对应的序号;根据相邻两个比特位的序号差,及相邻两个比特位之间的次数差,确定该相邻两个比特位对应的斜率,并确定相邻两个比特位对应的斜率最大值;根据斜率最大值对应的序号较大值及其之后的序号对应的比特位,确定进行翻转的比特位。本发明实例实现了错误比特的批量处理,解决了迭代次数较多,或者在有限的迭代次数内不能完全修正所有误码的问题。

    一种载波跟踪电路和载波跟踪方法

    公开(公告)号:CN106154294A

    公开(公告)日:2016-11-23

    申请号:CN201610458227.X

    申请日:2016-06-22

    CPC classification number: G01S19/29 G01S19/37

    Abstract: 本发明涉及一种载波跟踪电路和载波跟踪方法,载波跟踪电路包括载波NCO、正弦LUT、余弦LUT、码发生器和移位寄存器、相关器、码NCO、EPL载波鉴相环路和码鉴相环路。载波跟踪方法通过载波NCO、正弦LUT、余弦LUT形成同相路和正交路,分别与码发生器和移位寄存器形成的提前,即时和滞后码做相关运算,输出至相关器,最后在载波鉴相环路以及码鉴相环路中进行被跟踪信号的载波相位和码鉴别。采用本发明提高了载波跟踪电路的精度。

    一种位同步方法及其装置

    公开(公告)号:CN106054221A

    公开(公告)日:2016-10-26

    申请号:CN201610377489.3

    申请日:2016-05-31

    CPC classification number: G01S19/37

    Abstract: 本发明涉及一种位同步方法及其装置,采用相干累加和非相干累加,提高信号信噪比的增益,同时采用类TONG检测判决方法,使得位同步可以在更低的载噪比下进行,位同步装置包括,跟踪混频模块,累加器设置模块,累加模块,判定模块。使用本发明的方法和装置,极大地降低了设备的运算负担。

    一种载波跟踪电路和载波跟踪方法

    公开(公告)号:CN106154294B

    公开(公告)日:2019-04-26

    申请号:CN201610458227.X

    申请日:2016-06-22

    Abstract: 本发明涉及一种载波跟踪电路和载波跟踪方法,载波跟踪电路包括载波NCO、正弦LUT、余弦LUT、码发生器和移位寄存器、相关器、码NCO、EPL载波鉴相环路和码鉴相环路。载波跟踪方法通过载波NCO、正弦LUT、余弦LUT形成同相路和正交路,分别与码发生器和移位寄存器形成的提前,即时和滞后码做相关运算,输出至相关器,最后在载波鉴相环路以及码鉴相环路中进行被跟踪信号的载波相位和码鉴别。采用本发明提高了载波跟踪电路的精度。

Patent Agency Ranking