-
公开(公告)号:CN101610095A
公开(公告)日:2009-12-23
申请号:CN200910084003.7
申请日:2009-05-12
Applicant: 北京航空航天大学
IPC: H04B1/69
Abstract: 本发明涉及一种基于FPGA的超宽带射频数字接收机装置及其实现方法,该装置包括:ADC模块,FPGA模块,EPROM模块,DAC模块、电源模块;ADC模块与FPGA模块及电源模块连接;完成射频模拟信号到数字信号的转换功能;FPGA模块分别与ADC模块、DAC模块、EPROM模块、电源模块连接;FPGA模块为接收机信号处理核心模块,完成数字信号的数字下变频、基带信号的相关处理、处理结果输出和控制模拟信号输出;EPROM模块与FPGA模块及电源模块连接;用于存储FPGA内的程序代码;DAC模块与FPGA模块连接,与电源模块连接;DAC模块完成射频接收机的模拟信号输出功能;电源模块提供整个系统工作所需电压。
-
公开(公告)号:CN101576619A
公开(公告)日:2009-11-11
申请号:CN200910083843.1
申请日:2009-05-07
Applicant: 北京航空航天大学
IPC: G01S7/282
Abstract: 本发明一种基于FPGA的UWB雷达信号模拟器,包括:PC104接口模块、RAM模块、FPGA模块和高速DAC模块;PC104接口模块完成与PC104形式的主机通过PCI协议完成数据传输;RAM模块采用6片32位宽的ZBT-SRAM作为数据缓存;FPGA模块采用Xilinx公司推出的Virtex-4系列产品XC4VLX40,包括:PCI接口控制模块、RAM控制模块、高速DAC控制模块、雷达波形控制模块;高速DAC模块选择ADI公司的AD9736;上述各模块之间通过FPGA模块内部的控制模块实现彼此间的连接,PC104接口控制模块完成FPGA模块与PC104接口模块的对接,控制上位机产生的数据由PC104接口模块传输到FPGA模块内部;RAM控制模块完成FPGA模块与RAM模块的对接,实现了数据在FPGA与ZBT-SRAM之间的传输;高速DAC控制模块完成FPGA模块与高速DAC模块的对接,控制高速DAC模块产生各种雷达波形。
-
公开(公告)号:CN101839974B
公开(公告)日:2012-11-14
申请号:CN201010169261.8
申请日:2010-05-05
Applicant: 北京航空航天大学
IPC: G01S7/02
Abstract: 本发明一种双接口雷达数据记录仪,它是由DSP主控模块、FPGA接口控制模块、ADC数据采集模块、SDRAM数据缓存单元、网络接口芯片、固态IDE硬盘和电源芯片组成。它们之间的连接关系是:SDRAM数据缓存单元与DSP主控模块相连,用于数据缓存;DSP主控模块和ADC数据采集模块均与FPGA接口控制模块通过总线相连,进行数据交换;FPGA接口控制模块控制固态IDE硬盘和网络接口芯片完成数据记录;电源芯片负责提供整个系统工作所需的电压。本记录仪系统集成在一片PCB上,双接口功能均通过一片DSP和一片FPGA编程实现,减少了专用芯片的使用,节省PCB面积并减轻系统重量,且具有使用灵活,易于修改的优点。它在通信控制技术领域里具有实用价值和广阔地应用前景。
-
公开(公告)号:CN101576619B
公开(公告)日:2012-01-04
申请号:CN200910083843.1
申请日:2009-05-07
Applicant: 北京航空航天大学
IPC: G01S7/282
Abstract: 本发明一种基于FPGA的UWB雷达信号模拟器,包括:PC104接口模块、RAM模块、FPGA模块和高速DAC模块;PC104接口模块完成与PC104形式的主机通过PCI协议完成数据传输;RAM模块采用6片32位宽的ZBT-SRAM作为数据缓存;FPGA模块采用Xilinx公司推出的Virtex-4系列产品XC4VLX40,包括:PCI接口控制模块、RAM控制模块、高速DAC控制模块、雷达波形控制模块;高速DAC模块选择ADI公司的AD9736;上述各模块之间通过FPGA模块内部的控制模块实现彼此间的连接,PC104接口控制模块完成FPGA模块与PC104接口模块的对接,控制上位机产生的数据由PC104接口模块传输到FPGA模块内部;RAM控制模块完成FPGA模块与RAM模块的对接,实现了数据在FPGA与ZBT-SRAM之间的传输;高速DAC控制模块完成FPGA模块与高速DAC模块的对接,控制高速DAC模块产生各种雷达波形。
-
公开(公告)号:CN101839974A
公开(公告)日:2010-09-22
申请号:CN201010169261.8
申请日:2010-05-05
Applicant: 北京航空航天大学
IPC: G01S7/02
Abstract: 本发明一种双接口雷达数据记录仪,它是由DSP主控模块、FPGA接口控制模块、ADC数据采集模块、SDRAM数据缓存单元、网络接口芯片、固态IDE硬盘和电源芯片组成。它们之间的连接关系是:SDRAM数据缓存单元与DSP主控模块相连,用于数据缓存;DSP主控模块和ADC数据采集模块均与FPGA接口控制模块通过总线相连,进行数据交换;FPGA接口控制模块控制固态IDE硬盘和网络接口芯片完成数据记录;电源芯片负责提供整个系统工作所需的电压。本记录仪系统集成在一片PCB上,双接口功能均通过一片DSP和一片FPGA编程实现,减少了专用芯片的使用,节省PCB面积并减轻系统重量,且具有使用灵活,易于修改的优点。它在通信控制技术领域里具有实用价值和广阔地应用前景。
-
公开(公告)号:CN101610095B
公开(公告)日:2013-05-08
申请号:CN200910084003.7
申请日:2009-05-12
Applicant: 北京航空航天大学
IPC: H04B1/7163 , H04B1/16
Abstract: 本发明涉及一种基于FPGA的超宽带射频数字接收机装置及其实现方法,该装置包括:ADC模块,FPGA模块,EPROM模块,DAC模块、电源模块;ADC模块与FPGA模块及电源模块连接;完成射频模拟信号到数字信号的转换功能;FPGA模块分别与ADC模块、DAC模块、EPROM模块、电源模块连接;FPGA模块为接收机信号处理核心模块,完成数字信号的数字下变频、基带信号的相关处理、处理结果输出和控制模拟信号输出;EPROM模块与FPGA模块及电源模块连接;用于存储FPGA内的程序代码;DAC模块与FPGA模块连接,与电源模块连接;DAC模块完成射频接收机的模拟信号输出功能;电源模块提供整个系统工作所需电压。
-
公开(公告)号:CN201499161U
公开(公告)日:2010-06-02
申请号:CN200920108009.9
申请日:2009-05-12
Applicant: 北京航空航天大学
Abstract: 本实用新型涉及一种基于FPGA的超宽带射频数字接收机装置,该装置包括:ADC模块,FPGA模块,EPROM模块,DAC模块、电源模块;ADC模块与FPGA模块及电源模块连接;完成射频模拟信号到数字信号的转换功能;FPGA模块分别与ADC模块、DAC模块、EPROM模块、电源模块连接;FPGA模块为接收机信号处理核心模块,完成数字信号的数字下变频、基带信号的相关处理、处理结果输出和控制模拟信号输出;EPROM模块与FPGA模块及电源模块连接;用于存储FPGA内的程序代码;DAC模块与FPGA模块连接,与电源模块连接;DAC模块完成射频接收机的模拟信号输出功能;电源模块提供整个系统工作所需电压。
-
公开(公告)号:CN201732160U
公开(公告)日:2011-02-02
申请号:CN201020188542.3
申请日:2010-05-05
Applicant: 北京航空航天大学
IPC: G01S7/02
Abstract: 本实用新型一种双接口雷达数据记录仪,它是由DSP主控模块、FPGA接口控制模块、ADC数据采集模块、SDRAM数据缓存单元、网络接口芯片、固态IDE硬盘和电源芯片组成。它们之间的连接关系是:SDRAM数据缓存单元与DSP主控模块相连,用于数据缓存;DSP主控模块和ADC数据采集模块均与FPGA接口控制模块通过总线相连,进行数据交换;FPGA接口控制模块控制固态IDE硬盘和网络接口芯片完成数据记录;电源芯片负责提供整个系统工作所需的电压。本记录仪系统集成在一片PCB上,双接口功能均通过一片DSP和一片FPGA编程实现,减少了专用芯片的使用,节省PCB面积并减轻系统重量,且具有使用灵活,易于修改的优点。它在通信控制技术领域里具有实用价值和广阔的应用前景。
-
公开(公告)号:CN201497807U
公开(公告)日:2010-06-02
申请号:CN200920107854.4
申请日:2009-05-07
Applicant: 北京航空航天大学
IPC: G01S7/282
Abstract: 本实用新型一种基于FPGA的UWB雷达信号模拟器,包括:PC104接口模块、RAM模块、FPGA模块和高速DAC模块;PC104接口模块完成与PC104形式的主机通过PCI协议完成数据传输;RAM模块采用6片32位宽的ZBT-SRAM作为数据缓存;FPGA模块采用Xilinx公司推出的Virtex-4系列产品XC4VLX40,包括:PCI接口控制模块、RAM控制模块、高速DAC控制模块、雷达波形控制模块;高速DAC模块选择ADI公司的AD9736;上述各模块之间通过FPGA模块内部的控制模块实现彼此间的连接,PC104接口控制模块完成FPGA模块与PC104接口模块的对接,控制上位机产生的数据由PC104接口模块传输到FPGA模块内部;RAM控制模块完成FPGA模块与RAM模块的对接,实现了数据在FPGA与ZBT-SRAM之间的传输;高速DAC控制模块完成FPGA模块与高速DAC模块的对接,控制高速DAC模块产生各种雷达波形。
-
-
-
-
-
-
-
-