-
公开(公告)号:CN102222316A
公开(公告)日:2011-10-19
申请号:CN201110170108.1
申请日:2011-06-22
申请人: 北京航天自动控制研究所
摘要: 一种基于DMA的双缓冲乒乓并行结构图像处理优化方法,DSP外接SDRAM,待处理的图像存储在SDRAM中,将SDRAM中的图像数据划分为2N条图像条带,在DSP的内部RAM中开辟奇偶缓冲区用于存放奇偶图像条带数据,然后利用DMA的快速数据传输能力和DMA控制器与CPU的并行工作方式,实现对存储在SDRAM中的图像进行优化处理。本发明有效地提高CPU和DMA控制器的利用率,加快图像处理算法的运行速度,提升DSP在实时图像处理方面的性能,在景象匹配、图像融合、目标跟踪等实时图像处理领域可以广泛应用,也可用于军事领域。