-
公开(公告)号:CN101404506A
公开(公告)日:2009-04-08
申请号:CN200810224590.0
申请日:2008-10-21
Applicant: 北京科技大学
IPC: H03M13/23
Abstract: 本发明涉及一种基于FPGA实现的RA码运算电路及设计方法,属于数字通信技术的信道编码和大规模集成电路设计的技术领域。本发明包括编码电路和解码电路,根据编码交织图样设计一个编码交织映射表MAP_ENC,编码控制逻辑根据MAP_ENC通过简单运算直接从信息节点得到码节点;设计一个更新m[u,c]交织映射表MAP_UPD,更新m[u,c]控制逻辑根据MAP_UPD通过简单运算从m[c,u]的信息得到m[u,c];设计一个判决输出交织映射表MAP_DEC,判决输出控制逻辑根据MAP_DEC通过简单运算从m[u,c]的信息得到解码信息。本发明减少了RA码编解码的运算时间,提高了通信系统的信道编解码效率,可以方便地集成到数字通信系统的设计中,为信道编码基于RA码的通信专用芯片的设计提供了基础。
-
公开(公告)号:CN101494506B
公开(公告)日:2012-05-23
申请号:CN200910079582.6
申请日:2009-03-10
Applicant: 北京科技大学
Abstract: 本发明涉及一种流水结构的水声扩频通信带通信号捕获电路,属于水声扩频通信信号同步捕获和水声通信数字集成电路设计的技术领域。捕获电路系统包括数据采样存储控制逻辑、采样数据缓冲区、数据读取控制逻辑、本地副本生成逻辑、乘法器阵列、加法器阵列、累加器、比较输出逻辑,采用流水运算结构,系统工作时钟包括采样时钟和运算时钟,运算时钟是采样时钟的数倍频,通过对流水运算电路的复用,实现在单个采样时钟周期内完成采样缓冲区内所有数据跟本地副本的相关运算并做出判决。本发明提供了一种逻辑资源和工作频率相平衡的带通信号延迟相关捕获电路实现方案,可集成到各种水声直扩通信系统中,并为水声扩频通信芯片的设计提供了基础。
-
公开(公告)号:CN101388732B
公开(公告)日:2012-09-19
申请号:CN200810224589.8
申请日:2008-10-21
Applicant: 北京科技大学
Abstract: 本发明提供了一种面向水声传感器网络调试应用的现场级无线测试系统及方法,涉及系统测试领域。测试系统骨干网络基于射频无线通信方式搭建,包括同时支持射频通信和有线通信的中继节点(1)、同时支持射频通信和有线通信的汇聚节点(2)、系统管理中心(3)。中继节点(1)提供有线通信接口用于跟水声通信测试节点的通信。方法包括:不同传输媒介统一的自动成帧的数据包传输方法、水面射频无线通信基于TDMA的双向传输方法。本发明可广泛应用于水下通信系统信号处理算法研究、水声传感器网络通信协议研究等方面的测试。
-
公开(公告)号:CN101494506A
公开(公告)日:2009-07-29
申请号:CN200910079582.6
申请日:2009-03-10
Applicant: 北京科技大学
IPC: H04B13/02
Abstract: 本发明涉及一种流水结构的水声扩频通信带通信号捕获电路,属于水声扩频通信信号同步捕获和水声通信数字集成电路设计的技术领域。捕获电路系统包括数据采样存储控制逻辑、采样数据缓冲区、数据读取控制逻辑、本地副本生成逻辑、乘法器阵列、加法器阵列、累加器、比较输出逻辑,采用流水运算结构,系统工作时钟包括采样时钟和运算时钟,运算时钟是采样时钟的数倍频,通过对流水运算电路的复用,实现在单个采样时钟周期内完成采样缓冲区内所有数据跟本地副本的相关运算并做出判决。本发明提供了一种逻辑资源和工作频率相平衡的带通信号延迟相关捕获电路实现方案,可集成到各种水声直扩通信系统中,并为水声扩频通信芯片的设计提供了基础。
-
公开(公告)号:CN101388732A
公开(公告)日:2009-03-18
申请号:CN200810224589.8
申请日:2008-10-21
Applicant: 北京科技大学
Abstract: 本发明提供了一种面向水声传感器网络调试应用的现场级无线测试系统及方法,涉及系统测试领域。测试系统骨干网络基于射频无线通信方式搭建,包括同时支持射频通信和有线通信的中继节点(1)、同时支持射频通信和有线通信的汇聚节点(2)、系统管理中心(3)。中继节点(1)提供有线通信接口用于跟水声通信测试节点的通信。方法包括:不同传输媒介统一的自动成帧的数据包传输方法、水面射频无线通信基于TDMA的双向传输方法。本发明可广泛应用于水下通信系统信号处理算法研究、水声传感器网络通信协议研究等方面的测试。
-
公开(公告)号:CN101404506B
公开(公告)日:2011-10-12
申请号:CN200810224590.0
申请日:2008-10-21
Applicant: 北京科技大学
IPC: H03M13/23
Abstract: 本发明涉及一种基于FPGA实现的RA码运算电路及设计方法,属于数字通信技术的信道编码和大规模集成电路设计的技术领域。本发明包括编码电路和解码电路,根据编码交织图样设计一个编码交织映射表MAP_ENC,编码控制逻辑根据MAP_ENC通过简单运算直接从信息节点得到码节点;设计一个更新m[u,c]交织映射表MAP_UPD,更新m[u,c]控制逻辑根据MAP_UPD通过简单运算从m[c,u]的信息得到m[u,c];设计一个判决输出交织映射表MAP_DEC,判决输出控制逻辑根据MAP_DEC通过简单运算从m[u,C]的信息得到解码信息。本发明减少了RA码编解码的运算时间,提高了通信系统的信道编解码效率,可以方便地集成到数字通信系统的设计中,为信道编码基于RA码的通信专用芯片的设计提供了基础。
-
公开(公告)号:CN101494505A
公开(公告)日:2009-07-29
申请号:CN200910079581.1
申请日:2009-03-10
Applicant: 北京科技大学
IPC: H04B13/02
Abstract: 本发明涉及一种面积优化的流水结构水声扩频通信带通信号捕获电路,属于水声扩频通信信号同步捕获和水声通信数字集成电路设计的技术领域。捕获电路利用本地副本的周期性,采用“先加后乘”的电路结构,减少了系统的乘法器数量,只采用一个乘法器;系统包括数据采样存储控制逻辑、采样数据缓冲区、数据读取控制逻辑、扩频码输出逻辑、同或阵列、加法器阵列、载波输出逻辑、乘法器、累加器、比较输出逻辑,采用流水运算结构,系统工作时钟包括采样时钟和运算时钟,运算时钟是采样时钟的数倍频,通过对流水运算电路的复用,实现在单个采样时钟周期内完成采样缓冲区内所有数据跟本地副本的相关运算并做出判决。
-
-
-
-
-
-