一种整星单粒子软错误故障模拟系统

    公开(公告)号:CN105388384B

    公开(公告)日:2018-08-10

    申请号:CN201510931735.0

    申请日:2015-12-15

    Abstract: 本发明公开了一种整星单粒子软错误故障模拟系统,包括主控计算机、高频信号机箱以及被测设备;被测设备中具备高频接口和低频接口;主控计算机通过网络连接所述高频信号机箱,并通过该高频信号机箱进行高频信号故障的模拟,然后通过高频信号机箱与被测设备的高频接口连接,将高频信号故障注入至被测设备中;主控计算机通过RS422接口和1553B接口连接被测设备的低频接口,直接由主控计算机进行低频信号故障的模拟,将低频信号故障注入至被测设备中;其中高频信号机箱中包括数据交换单元、本地显示控制单元、频综单元、导航信号生成单元以及信号调理单元。该系统能够同时模拟高频信号和低频信号故障并将故障注入待测设备。

    一种整星单粒子软错误故障模拟系统

    公开(公告)号:CN105388384A

    公开(公告)日:2016-03-09

    申请号:CN201510931735.0

    申请日:2015-12-15

    CPC classification number: G01R31/00 G01R31/001

    Abstract: 本发明公开了一种整星单粒子软错误故障模拟系统,包括主控计算机、高频信号机箱以及被测设备;被测设备中具备高频接口和低频接口;主控计算机通过网络连接所述高频信号机箱,并通过该高频信号机箱进行高频信号故障的模拟,然后通过高频信号机箱与被测设备的高频接口连接,将高频信号故障注入至被测设备中;主控计算机通过RS422接口和1553B接口连接被测设备的低频接口,直接由主控计算机进行低频信号故障的模拟,将低频信号故障注入至被测设备中;其中高频信号机箱中包括数据交换单元、本地显示控制单元、频综单元、导航信号生成单元以及信号调理单元。该系统能够同时模拟高频信号和低频信号故障并将故障注入待测设备。

    一种整星单粒子软错误时频故障地面模拟系统

    公开(公告)号:CN105162458A

    公开(公告)日:2015-12-16

    申请号:CN201510543943.3

    申请日:2015-08-28

    Abstract: 本发明公开了一种整星单粒子软错误时频故障地面模拟系统,该系统采用DDS连接外部频标;DDS由MCU控制,并输出至FPGA中,采用PLL对DDS输出信号倍频作为FPGA工作时钟信号;第一计数器的输出端除输出外、还驱动第二计数器;第二计数器的输出端连接脉冲宽度计数器输入端;参考1pps计数器输出1pps的计数信号;脉冲宽度计数器的输出端进行输出、其复位端接入FPGA工作时钟信号;加减周期控制计数器的输出端连接至第一计数器的周期控制端;MCU通过MCU接口向FPGA中输入加减周期控制驱动信号、1pps整周相位信号以及复位请求信号,分别用于对加减周期控制计数器、第一计数器和第二计数器进行周期控制和复位。本发明能够完成单粒子翻转效应时频故障高精度、全面的模拟。

    一种整星单粒子软错误时频故障地面模拟系统

    公开(公告)号:CN105162458B

    公开(公告)日:2017-12-15

    申请号:CN201510543943.3

    申请日:2015-08-28

    Abstract: 本发明公开了一种整星单粒子软错误时频故障地面模拟系统,该系统采用DDS连接外部频标;DDS由MCU控制,并输出至FPGA中,采用PLL对DDS输出信号倍频作为FPGA工作时钟信号;第一计数器的输出端除输出外、还驱动第二计数器;第二计数器的输出端连接脉冲宽度计数器输入端;参考1pps计数器输出1pps的计数信号;脉冲宽度计数器的输出端进行输出、其复位端接入FPGA工作时钟信号;加减周期控制计数器的输出端连接至第一计数器的周期控制端;MCU通过MCU接口向FPGA中输入加减周期控制驱动信号、1pps整周相位信号以及复位请求信号,分别用于对加减周期控制计数器、第一计数器和第二计数器进行周期控制和复位。本发明能够完成单粒子翻转效应时频故障高精度、全面的模拟。

Patent Agency Ranking