-
公开(公告)号:CN117708603A
公开(公告)日:2024-03-15
申请号:CN202311459092.5
申请日:2023-11-03
Applicant: 北京智芯微电子科技有限公司 , 国网山东省电力公司信息通信公司 , 国家电网有限公司
IPC: G06F18/22 , G06F11/30 , G06F123/02
Abstract: 本发明涉及集成电路领域,公开一种故障关联度的预测方法与系统、多核处理器以及芯片。所述方法包括:确定变电站内的参照设备在发生故障的预设时间段内的标准参数序列与待预测设备在预设时间段内的第一特定参数序列之间的关联系数;根据待预测设备在预设时间段内的第一特定参数序列与待预测设备在待预测时间段内的第一特定参数序列,确定待预测设备的特定参数在不同时间段内的相似度,其中待预测时间段与预设时间段的时长相同;以及根据关联系数与相似度,确定待预测设备与参照设备同时发生故障的关联度。本发明在参照设备出现故障时预测其他设备发生故障的关联度,从而在关联度较大时可通知其他设备,实现高协同性,最大程度减小故障带来的危害。
-
公开(公告)号:CN117609107A
公开(公告)日:2024-02-27
申请号:CN202311501889.7
申请日:2023-11-10
Applicant: 北京智芯微电子科技有限公司 , 国网山东省电力公司信息通信公司 , 国家电网有限公司
Abstract: 本发明公开了一种多核处理器高速访问控制方法、装置、存储模块及芯片,控制方法应用于第一单元和第二单元之间的信息交互。第一单元的存储空间被划分为多个子存储空间,第二单元包括多个处理器单元,每一个子存储空间与一个处理器单元相匹配。控制方法包括:在子存储空间存储的数据未进行更新的情况下,若发出请求的处理器单元访问过请求访问的子存储空间,发出请求的处理器单元不对请求访问的子存储空间进行访问。在子存储空间的数据没有更新的情况下,处理器单元可以通过读取自身的缓存来使用这些数据,而不需要再次对子存储空间的数据进行访问,这样可以节省处理器单元进行数据访问的次数和时间,有利于提高效率。
-
公开(公告)号:CN116185938A
公开(公告)日:2023-05-30
申请号:CN202310102452.X
申请日:2023-01-28
Applicant: 北京智芯微电子科技有限公司 , 南瑞集团有限公司 , 国网山东省电力公司 , 国家电网有限公司
IPC: G06F15/173 , G06F15/78 , G06F9/50
Abstract: 本申请公开了一种多核异构系统及其交互方法,该方法中控制器在接收到多个第一处理器发送的多个第一交互信号后,能够向多个目标电路中的每个目标电路发送对应的至少一个目标第一交互信号。由此使得多个目标电路并行处理接收到的目标第一交互信号,从而提高了多核异构系统交互的效率。
-
公开(公告)号:CN114327810A
公开(公告)日:2022-04-12
申请号:CN202111401082.7
申请日:2021-11-19
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网江苏省电力有限公司 , 国家电网有限公司
IPC: G06F9/48 , G06F11/30 , G06F15/163
Abstract: 本发明实施例提供一种用于多核芯片的线程调度方法及装置,属于芯片技术领域。所述方法包括:针对线程调度队列中的待调度线程,在所述多核芯片中,查找能够处理所述待调度线程且当前温度低于对应的第一阈值温度的硬件部件;以及在未查找到所述硬件部件的情况下,延迟调度所述待调度线程,对所述线程调度队列中的下一待调度线程执行调度处理。在调度线程时,查找能够处理该线程且当前温度低于阈值温度的硬件部件。若查找不到所述硬件部件,则延迟调度所述线程。如此,能够避免多核芯片的各硬件部件超高负荷运行,提高多核芯片的使用寿命。
-
公开(公告)号:CN110674069B
公开(公告)日:2021-02-19
申请号:CN201910916915.X
申请日:2019-09-26
Applicant: 北京智芯微电子科技有限公司 , 国家电网有限公司 , 国网上海市电力公司
IPC: G06F13/40
Abstract: 本发明公开了一种芯片的数字引脚转换电路及方法、芯片,该数字引脚转换电路包括:通信接口、编码器、存储器、查找表控制器、查找表模块。通信接口用于接收外部输入的引脚配置数据,编码器用于根据外围电路的引脚配置需求对引脚配置数据进行编码从而产生编码后的芯片功能端口与芯片引脚之间一一对应的二维关系数据表;存储器用于存储该二维关系数据表,查找表控制器用于读取存储器中的地址信息和数据信息从而控制查找表模块选择芯片功能端口与芯片引脚之间的连接关系。该芯片上基于数字引脚转换电路,能够在芯片已有引脚资源上通过软件任意配置从而实现芯片已有引脚的任意排列,减少成本。
-
公开(公告)号:CN115098412A
公开(公告)日:2022-09-23
申请号:CN202210891846.3
申请日:2022-07-27
Applicant: 北京智芯微电子科技有限公司 , 国网江苏省电力有限公司 , 国家电网有限公司
Abstract: 本发明实施例提供一种外设访问控制器、数据访问装置及对应方法、介质和芯片,属于数据传输领域。所述外设访问控制器设置在工业控制处理器与外设之间,且包括:GPIO控制器,被配置为通过GPIO接口与部分外设进行信息交互;I2C控制器,被配置为通过I2C总线与部分外设进行信息交互;以及存储模块,被配置为存储来自工业控制处理器的针对外设的控制信息,并通过GPIO控制器和/或I2C控制器向相应外设传送该控制信息,以及存储这两个控制器获取的相应外设的状态信息,并向工业控制处理器传送该状态信息。本发明使得工业控制处理器不需要多次发送指令而获取外设状态信息,且使得获取外设状态信息和发送控制信息独立进行,缩短了强实时性场景下的数据传输延迟。
-
公开(公告)号:CN112580295B
公开(公告)日:2022-07-05
申请号:CN202011334559.X
申请日:2020-11-24
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网福建省电力有限公司 , 国网福建省电力有限公司电力科学研究院 , 国家电网有限公司
IPC: G06F30/398 , G06F30/394 , G06F30/392 , G06F30/327 , G06F115/02 , G06F117/08
Abstract: 本发明提供一种多核SoC芯片的自动化验证方法、系统及装置,属于芯片测试验证技术领域。所述方法包括:分割多核SoC芯片的数字电路的代码;综合分割的数字电路的代码为与至少两片FPGA芯片对应的网表;根据所述网表,对所述至少两片FPGA芯片的电路镜像进行布局布线,布局布线后生成硬件待验证文件;部署所述硬件待验证文件至具有所述至少两片FPGA芯片的验证系统;编译所述多核SoC芯片的多核处理器程序代码,编译后获得软件待验证文件;部署所述软件待验证文件至所述验证系统,对部署后的验证系统执行所述多核SoC芯片流片前的验证。本发明可用于SoC或MCU的芯片流片前原型验证。
-
公开(公告)号:CN111654271B
公开(公告)日:2022-02-08
申请号:CN202010444130.X
申请日:2020-05-22
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网上海市电力公司 , 国家电网有限公司
IPC: H03K17/22
Abstract: 本发明实施例提供一种上电复位电路及芯片,属于芯片领域。所述上电复位电路包括:包括电容模块、开关模块和波形整形模块,在电源电压上升阶段,所述开关模块用于在所述电源电压大于第一预设值的情况下接通,其中在所述开关模块未接通的情况下,所述第一电压处于上升状态,在所述开关模块接通的情况下,所述第一电压处于下降状态,所述波形整形模块,用于对所述第一电压进行整形并将整形后的电压作为复位信号输出。其在电源电压上电缓慢时芯片仍然能够正常复位,并且在电源快速掉电重启时,仍然能够正常产生二次复位信号。
-
公开(公告)号:CN112580295A
公开(公告)日:2021-03-30
申请号:CN202011334559.X
申请日:2020-11-24
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网福建省电力有限公司 , 国网福建省电力有限公司电力科学研究院 , 国家电网有限公司
IPC: G06F30/398 , G06F30/394 , G06F30/392 , G06F30/327 , G06F115/02 , G06F117/08
Abstract: 本发明提供一种多核SoC芯片的自动化验证方法、系统及装置,属于芯片测试验证技术领域。所述方法包括:分割多核SoC芯片的数字电路的代码;综合分割的数字电路的代码为与至少两片FPGA芯片对应的网表;根据所述网表,对所述至少两片FPGA芯片的电路镜像进行布局布线,布局布线后生成硬件待验证文件;部署所述硬件待验证文件至具有所述至少两片FPGA芯片的验证系统;编译所述多核SoC芯片的多核处理器程序代码,编译后获得软件待验证文件;部署所述软件待验证文件至所述验证系统,对部署后的验证系统执行所述多核SoC芯片流片前的验证。本发明可用于SoC或MCU的芯片流片前原型验证。
-
公开(公告)号:CN112311395A
公开(公告)日:2021-02-02
申请号:CN202011287801.2
申请日:2020-11-17
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网上海市电力公司 , 国家电网有限公司
IPC: H03M1/10
Abstract: 本发明实施例提供一种电荷型SAR ADC的校准方法,属于芯片设计领域。所述电荷型SAR ADC包括:分段的DAC阵列、以及比较器,其中所述分段的DAC阵列包括MSB电容阵列和LSB电容阵列,所述MSB电容阵列和所述LSB电容阵列之间通过比例电容连接,所述方法包括:触发所述比较器执行一次信号采样和一次状态转换后,获取所述比较器的输出;以及根据所述比较器的输出来调整校准电容的大小以执行校准,其中所述校准电容与所述比例电容并列、或者所述校准电容并联于所述LSB电容阵列中。其能够实现电荷型SAR ADC的自动校准。
-
-
-
-
-
-
-
-
-