-
公开(公告)号:CN113176983A
公开(公告)日:2021-07-27
申请号:CN202110720483.2
申请日:2021-06-28
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网宁夏电力有限公司营销服务中心(国网宁夏电力有限公司计量中心) , 国家电网有限公司
Abstract: 本发明涉及CPU技术领域,提供一种程序流监控方法及程序流监控系统、CPU、芯片。所述程序流监控方法包括:通过在程序中设置的监控点对所述程序的程序流的执行信息进行记录,确定所述程序流的执行轨迹;根据记录的所述程序流的执行信息确定所述程序流的预期执行时间;统计所述程序流的实际执行时间;根据所述程序流的实际执行时间与所述程序流的预期执行时间的对比结果确定所述程序流是否按照预期执行。本发明从时间和空间相结合的维度来判断程序流是否按照预期执行,提高程序流监控的准确性,可同时实现对程序流的执行时间和执行轨迹进行监控,增强程序流执行的可靠性。
-
公开(公告)号:CN112149138B
公开(公告)日:2021-02-19
申请号:CN202011327250.8
申请日:2020-11-24
Applicant: 北京智芯微电子科技有限公司 , 北京芯可鉴科技有限公司 , 武汉大学 , 国网信息通信产业集团有限公司
Abstract: 本发明涉及信息安全技术领域,提供一种密码算法程序漏洞检测方法及系统、存储介质。所述方法包括:对密码算法程序的汇编文件和配置文件进行解析;根据解析后的汇编文件和配置文件构造程序对象;根据指令分类信息执行所述程序对象的对应指令,在执行首个指令的过程中建立安全类型系统的初始分配集,在执行所述程序对象的对应指令的过程中监测每一指令的执行情况,在所有指令执行完毕后比较所述安全类型系统的最终分配集与指定分配集的偏序关系,以确定所述密码算法程序是否存在信息泄露。本发明漏洞检出的准确率高,实施性强,扩展性好,适用于在指令集架构上运行的不同类型的密码算法程序。
-
公开(公告)号:CN111708707A
公开(公告)日:2020-09-25
申请号:CN202010573848.9
申请日:2020-06-22
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网宁夏电力有限公司营销服务中心(国网宁夏电力有限公司计量中心) , 国家电网有限公司
Abstract: 本发明提供一种嵌入式微处理器的调试方法及嵌入式微处理器,属于微处理器领域。所述方法包括:确定外部调试访问是否具有访问微处理器内某一区域的权限;在确定所述外部调试访问具有访问所述某一区域的权限的情况下,执行所述外部调试访问的调试请求。本发明通过对外部调试访问的区域以及权限进行管理,在调试过程中对访问区域和读写权限进行控制,有效提高硬件调试过程中微处理器内数据和系统的安全性。
-
公开(公告)号:CN110008154B
公开(公告)日:2020-08-21
申请号:CN201910304546.9
申请日:2019-04-16
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司 , 国网宁夏电力有限公司电力科学研究院
Abstract: 本发明公开了一种提高处理器与访存总线时序的方法及内存属性预测器,该方法包括:将处理器中设置内存属性预测器,内存属性预测器包括多个存储内存属性的寄存器单元,每个寄存器单元的地址是内存空间的地址范围按照内存属性类别进行分类后的每一类别中的所有地址的tag位段;当处理器接收到访问指令后对内存属性进行预测,该预测过程包括:内存属性预测器根据所述访问指令中的访问地址找到该访问地址的tag位段从而找到其对应的区域,将该区域中的寄存器单元的内存属性作为预测的内存属性;处理器将该预测的内存属性输出。该提高处理器与访存总线时序的方法及内存属性预测器能够提高CPU与外围总线或设备的接口时序,从而提高MCU的性能。
-
公开(公告)号:CN110083551A
公开(公告)日:2019-08-02
申请号:CN201910344205.4
申请日:2019-04-26
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司 , 国网宁夏电力有限公司电力科学研究院
IPC: G06F12/14
Abstract: 本发明公开了一种安全紧耦合存储器及其访问方法和存储介质,所述安全紧耦合存储器与处理器相连接,所述安全紧耦合存储器中预设有多个不同安全级别的存储区,每个存储区用于存储与该存储区安全级别对应的数据,所述访问方法包括:接收访问操作信息,其中所述访问操作信息包括:存储区中的数据地址以及该访问操作信息的安全属性标识,根据所述访问操作信息的安全属性标识以及所述数据地址判断所述访问操作信息是否具有访问所述数据地址的权限;若具有访问所述数据地址的权限,则对与所述数据地址对应的存储区进行访问操作。本发明提供的安全紧耦合存储器及其访问方法和存储介质满足了安全可信处理器架构中对存储程序和数据安全性的要求。
-
公开(公告)号:CN110008154A
公开(公告)日:2019-07-12
申请号:CN201910304546.9
申请日:2019-04-16
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司 , 国网宁夏电力有限公司电力科学研究院
Abstract: 本发明公开了一种提高处理器与访存总线时序的方法及内存属性预测器,该方法包括:将处理器中设置内存属性预测器,内存属性预测器包括多个存储内存属性的寄存器单元,每个寄存器单元的地址是内存空间的地址范围按照内存属性类别进行分类后的每一类别中的所有地址的tag位段;当处理器接收到访问指令后对内存属性进行预测,该预测过程包括:内存属性预测器根据所述访问指令中的访问地址找到该访问地址的tag位段从而找到其对应的区域,将该区域中的寄存器单元的内存属性作为预测的内存属性;处理器将该预测的内存属性输出。该提高处理器与访存总线时序的方法及内存属性预测器能够提高CPU与外围总线或设备的接口时序,从而提高MCU的性能。
-
公开(公告)号:CN109993005A
公开(公告)日:2019-07-09
申请号:CN201910288507.4
申请日:2019-04-11
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司
IPC: G06F21/75
Abstract: 本发明公开了一种对CPU总线的数据信号加解扰的方法及装置,方法包括:第一加扰模块接收第一随机信号,其中,第一随机信号包括第一随机数;获取预存的与所述第一随机数匹配的加扰算法以及第一总线数据,使用所述加扰算法对所述第一总线数据进行加扰处理,并将所述加扰处理后的数据以及所述第一随机数作为第一总线信息进行发送;第一解扰模块接收第一总线信息;根据与第一随机数匹配的解扰算法对加扰处理后的数据进行解扰处理。本发明提供的对CPU总线的数据信号加解扰的方法及装置,增加了功耗数据的随机性及抗破解难度,提高了芯片抵抗功耗旁路攻击的能力。
-
公开(公告)号:CN113505016A
公开(公告)日:2021-10-15
申请号:CN202110771728.4
申请日:2021-07-08
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网江西省电力有限公司 , 国家电网有限公司
Abstract: 本发明涉及芯片技术领域,提供一种总线传输故障检测方法、总线系统及芯片。所述总线传输故障检测方法包括:对接收到的地址信号和数据信号中的校验值进行验证;根据校验值验证结果确定地址信号和数据信号的传输故障,所述地址信号和所述数据信号通过基于AHB‑Lite协议的总线传输;对AHB‑Lite协议定义的控制信号进行传输校验,根据传输校验结果确定控制信号的传输故障。本发明的方案能够保证AHB‑Lite总线传输的正确性。
-
公开(公告)号:CN113176983B
公开(公告)日:2021-09-28
申请号:CN202110720483.2
申请日:2021-06-28
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网宁夏电力有限公司营销服务中心(国网宁夏电力有限公司计量中心) , 国家电网有限公司
Abstract: 本发明涉及CPU技术领域,提供一种程序流监控方法及程序流监控系统、CPU、芯片。所述程序流监控方法包括:通过在程序中设置的监控点对所述程序的程序流的执行信息进行记录,确定所述程序流的执行轨迹;根据记录的所述程序流的执行信息确定所述程序流的预期执行时间;统计所述程序流的实际执行时间;根据所述程序流的实际执行时间与所述程序流的预期执行时间的对比结果确定所述程序流是否按照预期执行。本发明从时间和空间相结合的维度来判断程序流是否按照预期执行,提高程序流监控的准确性,可同时实现对程序流的执行时间和执行轨迹进行监控,增强程序流执行的可靠性。
-
公开(公告)号:CN112231695B
公开(公告)日:2021-03-05
申请号:CN202011484779.0
申请日:2020-12-16
Applicant: 北京智芯微电子科技有限公司 , 北京芯可鉴科技有限公司 , 武汉大学 , 国网信息通信产业集团有限公司
IPC: G06F21/52
Abstract: 本发明涉及信息安全技术领域,提供一种基于分支预测机制的攻击方法及系统、存储介质。所述方法包括:基于分支预测机制构建针对目标程序的分支预测信息矩阵;对符合所述目标程序的输入数据规则的明文数据进行选择;将选择后的明文数据作为所述目标程序的输入数据或部分输入数据,采集所述目标程序运行的时间样本数据;根据所述分支预测信息矩阵确定与所述时间样本数据相对应的秘密信息。本发明在攻击过程中利用了目标程序运行的整体时间数据,对采集时间点位要求低,能够对泄露信息(秘密信息)进行整体刻画,减少对目标程序的控制要求,并且通过统计分析的方式进行攻击,对泄露的刻画更精确,提升时间攻击检测的精准性。
-
-
-
-
-
-
-
-
-