存储器负载均衡的方法、装置和设备

    公开(公告)号:CN114281242B

    公开(公告)日:2024-05-10

    申请号:CN202111350400.1

    申请日:2021-11-15

    Abstract: 本发明实施例提供一种存储器负载均衡的方法、装置和设备,属于芯片存储领域。方法包括:根据每个存储区域的存储情况、擦除次数及地址,分别建立已用的树形排序结构和空闲的树形排序结构;当有数据需要被写入时,从已用的树形排序结构中查找出擦除次数最少的存储区域,获取对应的第一关键值;从空闲的树形排序结构中查找出擦除次数最少的存储区域,获取对应的第二关键值;以及比较第一关键值和第二关键值,判断第一关键值对应的存储区域内的数据是否需要均衡到第二关键值对应的存储区域。该方法可以均衡存储器的负载,对于不经常修改的冷数据区域也参与到轮转过程,在实际使用中能达到设计目标的擦写次数从而保证了存储器的有效寿命。

    用于验证非易失存储器控制电路的验证装置、系统及方法

    公开(公告)号:CN114333963A

    公开(公告)日:2022-04-12

    申请号:CN202111357654.6

    申请日:2021-11-16

    Abstract: 本发明实施例提供一种用于验证非易失存储器控制电路的验证装置、系统及方法,属于集成电路技术领域。用于验证非易失存储器控制电路的验证装置基于FPGA芯片设计,且该验证装置包括通用读写接口模块和通用的非易失存储器的核心逻辑模块,所述通用读写接口基于预设的接口逻辑,将所述非易失存储器控制电路发送的操作指令发送至所述通用的非易失存储器的核心逻辑模块,以通过操作指令对所述非易失存储器控制电路进行模拟验证。在对于芯片数据逻辑验证的FPGA仿真系统中,对不同的非易失存储器控制电路进行验证时,不需要更换通用的非易失存储器的核心逻辑模块,仅需要重新设计通用读写接口模块的外围接口逻辑,可以支持全型号的非易失存储单元的仿真验证。

    存储器负载均衡的方法、装置和设备

    公开(公告)号:CN114281242A

    公开(公告)日:2022-04-05

    申请号:CN202111350400.1

    申请日:2021-11-15

    Abstract: 本发明实施例提供一种存储器负载均衡的方法、装置和设备,属于芯片存储领域。方法包括:根据每个存储区域的存储情况、擦除次数及地址,分别建立已用的树形排序结构和空闲的树形排序结构;当有数据需要被写入时,从已用的树形排序结构中查找出擦除次数最少的存储区域,获取对应的第一关键值;从空闲的树形排序结构中查找出擦除次数最少的存储区域,获取对应的第二关键值;以及比较第一关键值和第二关键值,判断第一关键值对应的存储区域内的数据是否需要均衡到第二关键值对应的存储区域。该方法可以均衡存储器的负载,对于不经常修改的冷数据区域也参与到轮转过程,在实际使用中能达到设计目标的擦写次数从而保证了存储器的有效寿命。

    随机数发生器的在线检测方法

    公开(公告)号:CN110531957B

    公开(公告)日:2021-04-23

    申请号:CN201910859038.7

    申请日:2019-09-11

    Abstract: 本发明公开了一种随机数发生器的在线检测方法,包括:通过移位寄存器接收待检测的随机数,其中,待检测的随机数为128比特;当待检测的随机数接收完成后,根据公式一对接收后的随机数进行卡方检测,所述公式一为:其中,Oi为128比特待检测的随机数中4比特样式i的出现次数;若卡方检测的结果为满足所述公式一,则判定待检测的随机数通过检测。本发明提供的随机数发生器的在线检测方法,通过根据公式一进行卡方检测来实现随机数的在线检测,复杂度足够,且减少了硬件资源的消耗,减小了面积、功耗的开销,相比于软件实现来说明显提升检测性能。

    基于PCIe接口的加密卡架构、加密卡及电子设备

    公开(公告)号:CN111241603A

    公开(公告)日:2020-06-05

    申请号:CN202010015244.2

    申请日:2020-01-07

    Abstract: 本发明涉及芯片设计技术领域,公开一种基于PCIe接口的加密卡架构,包括:PCIe接口模块,包括第一PCIe接口单元和第二PCIe接口单元,第一PCIe接口单元用于输入待加密/解密的数据或输出加密/解密后的数据;加解密模块,包括至少一个用于加密/解密数据的密码芯片,所述密码芯片集成安装于第二PCIe接口单元,所述待加密/解密的数据或加密/解密后的数据经所述第二PCIe接口单元传送;控制模块,用于控制所述密码芯片对所述待加密/解密的数据进行加密/解密运算。本发明的加密卡架构按照最大密码芯片数量进行原型研发,通过调整密码芯片的数量即可快速调整加密卡的算力,快速响应不同应用场景需求。

    随机数发生器的在线检测方法

    公开(公告)号:CN110531957A

    公开(公告)日:2019-12-03

    申请号:CN201910859038.7

    申请日:2019-09-11

    Abstract: 本发明公开了一种随机数发生器的在线检测方法,包括:通过移位寄存器接收待检测的随机数,其中,待检测的随机数为128比特;当待检测的随机数接收完成后,根据公式一对接收后的随机数进行卡方检测,所述公式一为: 其中,Oi为128比特待检测的随机数中4比特样式i的出现次数;若卡方检测的结果为满足所述公式一,则判定待检测的随机数通过检测。本发明提供的随机数发生器的在线检测方法,通过根据公式一进行卡方检测来实现随机数的在线检测,复杂度足够,且减少了硬件资源的消耗,减小了面积、功耗的开销,相比于软件实现来说明显提升检测性能。

Patent Agency Ranking