电容失配校正电路和电容失配校正方法

    公开(公告)号:CN102684697B

    公开(公告)日:2015-06-24

    申请号:CN201210177165.7

    申请日:2012-05-31

    Inventor: 殷秀梅 张弛 曹靖

    Abstract: 本发明涉及一种电容失配校正电路和电容失配校正方法。所述电容失配校正电路应用于集成电路,所述集成电路包括电容并联电路,所述电容并联电路包括两个以上并联连接的电容,所述电容失配校正电路集成在所述集成电路中,所述电容失配校正电路用于提供校正信号,将所述校正信号发送到所述集成电路的节点或支路,所述校正信号用于对所述节点或支路的信号进行补偿以对所述电容并联电路的电容失配进行校正。本发明可以校正电容间的失配,同时保持集成电路的原有电路结构不变,降低对集成电路的面积和复杂度的影响。

    在高速系统级芯片电路中实现数据同步的方法和装置

    公开(公告)号:CN102299787B

    公开(公告)日:2014-03-05

    申请号:CN201110245059.3

    申请日:2011-08-25

    Abstract: 本发明涉及一种在高速系统级芯片电路中实现数据同步的方法和装置。该装置包括:多路信号分离器,用于在数字模块中,将一路串行数据分离为N路并行数据;第一N倍分频器,用于将数字模块的时钟进行N倍分频得到输出时钟;并行输出模块,用于根据输出时钟,将N路并行数据发送给模拟模块;数据同步模块,用于在模拟模块中,根据输出时钟和模拟模块的时钟得到采样时钟;并行接收模块,用于接收N路并行数据,根据采样时钟对N路并行数据进行采样,得到N路采样数据;多路信号合并器,用于根据模拟模块的时钟,将N路采样数据合并为一路串行数据。本发明可以实现在高速SOC电路中数字模块和模拟模块的数据同步。

    在高速系统级芯片电路中实现数据同步的方法和装置

    公开(公告)号:CN102299787A

    公开(公告)日:2011-12-28

    申请号:CN201110245059.3

    申请日:2011-08-25

    Abstract: 本发明涉及一种在高速系统级芯片电路中实现数据同步的方法和装置。该装置包括:多路信号分离器,用于在数字模块中,将一路串行数据分离为N路并行数据;第一N倍分频器,用于将数字模块的时钟进行N倍分频得到输出时钟;并行输出模块,用于根据输出时钟,将N路并行数据发送给模拟模块;数据同步模块,用于在模拟模块中,根据输出时钟和模拟模块的时钟得到采样时钟;并行接收模块,用于接收N路并行数据,根据采样时钟对N路并行数据进行采样,得到N路采样数据;多路信号合并器,用于根据模拟模块的时钟,将N路采样数据合并为一路串行数据。本发明可以实现在高速SOC电路中数字模块和模拟模块的数据同步。

    用于降低电源域内的电源干扰的装置

    公开(公告)号:CN102201732A

    公开(公告)日:2011-09-28

    申请号:CN201110039857.0

    申请日:2011-02-17

    Inventor: 刘兴强 张弛

    Abstract: 本发明涉及一种用于降低电源域内的电源干扰的装置。一种装置包括:第一N型场效应管;第一P型场效应管,栅极和漏极与第一P型场效应管的漏极连接,源极与电源连接;第二P型场效应管,栅极与第一P型场效应管的漏极连接,源极与电源连接;第二N型场效应管,栅极与第一N型场效应管的漏极连接,源极与第一N型场效应管的源极连接,漏极与第二P型场效应管的漏极连接;第三N型场效应管,栅极与第一N型场效应管的漏极连接,源极与第一N型场效应管的源极连接,漏极与电源连接;第四N型场效应管,栅极与电源连接,源极与地连接,漏极与第一N型场效应管的源极连接。本发明可以降低键合线产生的振荡信号对电源域内的电源的干扰。

    模数转换器及其工作方法

    公开(公告)号:CN103023499A

    公开(公告)日:2013-04-03

    申请号:CN201310001174.5

    申请日:2013-01-04

    Abstract: 本发明涉及一种模数转换器及其工作方法。方法包括:参考电压生成单元生成差分参考电压信号;模数转换模块根据差分参考电压信号,将差分输入电压信号转换为差分数字电压信号;第一开关和第二开关在采样时钟信号的控制下闭合,正输入电压信号对第一电容充电,负输入电压信号对第二电容充电;第一开关和第二开关在采样时钟信号的控制下断开;第三开关和第四开关在建立时钟信号和比较器输出的信号的控制下选择性地连接第一电容和第二电容,选择性地采用正参考电压信号或负参考电压信号对第一电容和第二电容充电。本发明可以在ADC的建立时间内,使得正参考电压信号和负参考电压信号提供的充电电荷与输入电压信号无关。

    用于降低电源域内的电源干扰的装置

    公开(公告)号:CN102201732B

    公开(公告)日:2013-04-03

    申请号:CN201110039857.0

    申请日:2011-02-17

    Inventor: 刘兴强 张弛

    Abstract: 本发明涉及一种用于降低电源域内的电源干扰的装置。一种装置包括:第一N型场效应管;第一P型场效应管,栅极和漏极与第一P型场效应管的漏极连接,源极与电源连接;第二P型场效应管,栅极与第一P型场效应管的漏极连接,源极与电源连接;第二N型场效应管,栅极与第一N型场效应管的漏极连接,源极与第一N型场效应管的源极连接,漏极与第二P型场效应管的漏极连接;第三N型场效应管,栅极与第一N型场效应管的漏极连接,源极与第一N型场效应管的源极连接,漏极与电源连接;第四N型场效应管,栅极与电源连接,源极与地连接,漏极与第一N型场效应管的源极连接。本发明可以降低键合线产生的振荡信号对电源域内的电源的干扰。

    数模转换器
    7.
    发明公开

    公开(公告)号:CN102832946A

    公开(公告)日:2012-12-19

    申请号:CN201210302875.8

    申请日:2012-08-23

    Inventor: 张弛 刘兴强

    Abstract: 本发明涉及一种数模转换器,包括并联连接的第一支路和第二支路;所述第一支路包括:主数模转换器,被构造为R-2R结构,用于对数字输入信号进行数模转换,输出主模拟信号;所述第二支路包括:存储器,用于存储校准量;校准量获取模块,用于接收所述数字输入信号作为输入,从所述存储器中获取与所述数字输入信号对应的校准量;补偿模块,用于根据所述与所述数字输入信号对应的校准量,生成校准模拟信号,所述校准模拟信号用于对所述主模拟信号进行校准。本发明可以有效地校准R-2R DAC的DNL误差和INL误差,而且成本较低。

    电容失配校正电路和电容失配校正方法

    公开(公告)号:CN102684697A

    公开(公告)日:2012-09-19

    申请号:CN201210177165.7

    申请日:2012-05-31

    Inventor: 殷秀梅 张弛 曹靖

    Abstract: 本发明涉及一种电容失配校正电路和电容失配校正方法。所述电容失配校正电路应用于集成电路,所述集成电路包括电容并联电路,所述电容并联电路包括两个以上并联连接的电容,所述电容失配校正电路集成在所述集成电路中,所述电容失配校正电路用于提供校正信号,将所述校正信号发送到所述集成电路的节点或支路,所述校正信号用于对所述节点或支路的信号进行补偿以对所述电容并联电路的电容失配进行校正。本发明可以校正电容间的失配,同时保持集成电路的原有电路结构不变,降低对集成电路的面积和复杂度的影响。

    模数转换器及其工作方法

    公开(公告)号:CN103023499B

    公开(公告)日:2016-02-10

    申请号:CN201310001174.5

    申请日:2013-01-04

    Abstract: 本发明涉及一种模数转换器及其工作方法。方法包括:参考电压生成单元生成差分参考电压信号;模数转换模块根据差分参考电压信号,将差分输入电压信号转换为差分数字电压信号;第一开关和第二开关在采样时钟信号的控制下闭合,正输入电压信号对第一电容充电,负输入电压信号对第二电容充电;第一开关和第二开关在采样时钟信号的控制下断开;第三开关和第四开关在建立时钟信号和比较器输出的信号的控制下选择性地连接第一电容和第二电容,选择性地采用正参考电压信号或负参考电压信号对第一电容和第二电容充电。本发明可以在ADC的建立时间内,使得正参考电压信号和负参考电压信号提供的充电电荷与输入电压信号无关。

    开关电容型比较器的失调校正电路和方法

    公开(公告)号:CN103152044A

    公开(公告)日:2013-06-12

    申请号:CN201310111112.X

    申请日:2013-04-01

    Inventor: 殷秀梅 张弛

    Abstract: 本发明涉及一种开关电容型比较器的失调校正电路和方法。开关电容型比较器的差分输入电路包括:第一开关电容;第二开关电容;第三开关电容;第四开关电容;失调校正电路包括:均值模块,输入端与开关电容型比较器的输出端连接;补偿模块,输入端与均值模块的输出端连接,输出端与开关电容型比较器连接;第一短路开关,一端连接在第一开关电容的开关和电容之间,另一端连接在第二开关电容的开关和电容之间;第二短路开关,一端连接在第三开关电容的开关和电容之间,另一端连接在第四开关电容的开关和电容之间。本发明可以对开关电容型比较器进行校正,同时避免短路开关在预放大器输入端产生寄生电容,也避免在版图上引入预放大器输入端的不对称性。

Patent Agency Ranking