CMMB条件接收模块
    1.
    发明授权

    公开(公告)号:CN101594455B

    公开(公告)日:2012-07-04

    申请号:CN200910088325.9

    申请日:2009-06-26

    Abstract: 本发明公开了一种CMMB条件接收模块,将射频调谐器、基带解调器和CA智能卡被封装到一个物理包装中,射频调谐器接收通过CMMB条件接收授权的服务节目;基带解调器与CA智能卡一起完成服务节目的解调制与解密处理,然后完成数据解密。可选的音频视频解码器可以加码解密后的数据。该接收模块可以通过输出接口与用户终端连接,支持CMMB功能,可以在任何支持CMMB节目的地方播放CMMB节目。本发明提高了终端系统的灵活性、简化了系统结构、降低了CMMB接收终端的硬件成本。适用于各种采用条件接收的广播系统中。

    使用RSA公开密钥加密算法的电子部件中的防攻击方法和装置

    公开(公告)号:CN103209073A

    公开(公告)日:2013-07-17

    申请号:CN201310128960.1

    申请日:2013-04-15

    Inventor: 刘忠志 房伟如

    Abstract: 本发明涉及一种使用RSA公开密钥加密算法的电子部件中的防攻击方法和装置。所述方法包括:包括每次执行使用中国剩余定理的RSA解密算法时采用所述方法,所述方法将密文c、密钥d、n、p、q作为输入,所述方法包括:生成三个随机数:u、t、s;用c′=c+u×n代替密文c;计算p′=p×t,q′=q×s;计算cp′=c′modp′和cq′=c′mod;计算和计算mp=cp′dp′modp′,mq=cq′dq′modq′;计算m=mq+q×[(mp-mq)(q-1modp)(modp)];用mmodn代替m;其中,p、q是两个位长相同但大小不等的素数,分别为n、p′、q′的欧拉函数。本发明可以有可能使得DPA攻击者不能有效地通过微处理器所处理的中间数据的外加信息得到解密算法的秘密参数,达到防御DPA攻击的效果。

    用于密码芯片的抗功耗分析攻击的稳压器、密码芯片

    公开(公告)号:CN103023636A

    公开(公告)日:2013-04-03

    申请号:CN201210459343.5

    申请日:2012-11-15

    Abstract: 本发明涉及一种用于密码芯片的抗功耗分析攻击的稳压器、密码芯片。该稳压器包括:第一PMOS管和第二PMOS管组成的电流镜,其中,第一PMOS管的源极为参考电压输入端,第二PMOS管的源极为稳压器的电压输出端;第一电流源,连接在第一PMOS管的源极和电源之间;第二电流源,连接在第一PMOS管的漏极和公共地之间;第三电流源,连接在第二PMOS管的漏极和公共地之间;控制字发生器,用于根据密码芯片的状态,生成电流控制字;分流电流源,连接在第二PMOS管的源极和电源之间;第三NMOS管,连接在第二PMOS管的源极与公共地端之间第二PMOS管的源极和电源之间。本发明可以通过有意地控制密码芯片电源上消耗的功耗,使得攻击者无法从芯片电源的功耗上获取保密信息。

    非接触IC卡射频接口电路及其调谐方法

    公开(公告)号:CN102750568A

    公开(公告)日:2012-10-24

    申请号:CN201210179222.5

    申请日:2012-06-01

    Inventor: 刘忠志

    Abstract: 本发明涉及一种非接触IC卡及其射频接口电路和调谐方法。其中,非接触IC卡射频接口电路包括:天线;以及射频接口模块,包括可调电容、调谐器和可调有源阻抗,其中:调谐器调谐可调电容并测量天线的电阻值,将电阻值发送给可调有源阻抗;可调有源阻抗在非接触IC卡的调制器发送的第一控制信号的控制下,在工作状态和非工作状态之间变化,其中,可调有源阻抗的非工作状态表示可调有源阻抗为低阻,可调有源阻抗的工作状态表示可调有源阻抗在调制器输出的数据信号的控制下在低阻和负阻之间切换,当可调有源阻抗处于负阻时,可调有源阻抗的电阻值等于天线的电阻值。本发明可以在弱耦合情况下,使得读写器的解调变得容易,提高读写器的准确性。

    非接触IC卡及其射频接口电路和调谐方法

    公开(公告)号:CN102693446A

    公开(公告)日:2012-09-26

    申请号:CN201210180266.X

    申请日:2012-06-01

    Inventor: 刘忠志

    Abstract: 本发明涉及一种非接触IC卡及其射频接口电路和调谐方法。非接触IC卡射频接口电路包括:天线;以及射频接口模块,包括可变电容、调谐器、开关和有源信号源,其中:所述可变电容并联连接在所述天线的两端;所述调谐器并联连接在所述天线的两端,用于调谐所述可变电容;所述开关在所述非接触IC卡的调制器输出的控制信号的控制下断开或闭合,其中,所述控制信号表示所述调制器是否工作;所述有源信号源与所述开关串联连接,所述有源信号源和所述开关形成的串联支路并联连接在所述天线的两端,所述有源信号源用于根据所述调制器输出的数据信号,生成已调信号。本发明可以在弱耦合情况下,使得读写器的解调变得容易,提高读写器的准确性。

    在高速系统级芯片电路中实现数据同步的方法和装置

    公开(公告)号:CN102299787B

    公开(公告)日:2014-03-05

    申请号:CN201110245059.3

    申请日:2011-08-25

    Abstract: 本发明涉及一种在高速系统级芯片电路中实现数据同步的方法和装置。该装置包括:多路信号分离器,用于在数字模块中,将一路串行数据分离为N路并行数据;第一N倍分频器,用于将数字模块的时钟进行N倍分频得到输出时钟;并行输出模块,用于根据输出时钟,将N路并行数据发送给模拟模块;数据同步模块,用于在模拟模块中,根据输出时钟和模拟模块的时钟得到采样时钟;并行接收模块,用于接收N路并行数据,根据采样时钟对N路并行数据进行采样,得到N路采样数据;多路信号合并器,用于根据模拟模块的时钟,将N路采样数据合并为一路串行数据。本发明可以实现在高速SOC电路中数字模块和模拟模块的数据同步。

    用于安全芯片的动态遮蔽保护装置和方法

    公开(公告)号:CN103559459A

    公开(公告)日:2014-02-05

    申请号:CN201310544799.6

    申请日:2013-11-06

    CPC classification number: G06F21/72

    Abstract: 本发明涉及一种用于安全芯片的动态遮蔽保护装置和方法。所述装置包括:信号生成模块,用于生成第一信号和第二信号;M个第一金属线组;一个第二金属线组,布置在所述安全芯片的中间金属层,所述第二信号经由所述第二金属线组传输;分组控制模块,用于选择一个第一金属线组来传输所述第一信号;信号比较模块,用于对经由所述第一金属线组传输的第一信号和经由所述第二金属线组传输的第二信号进行比较,根据比较结果触发所述安全芯片的安全保护措施。本发明可以降低动态遮蔽系统的物理代价和功耗。

    使用RSA公开密钥加密算法的电子部件中的防攻击方法

    公开(公告)号:CN103067164A

    公开(公告)日:2013-04-24

    申请号:CN201310017592.3

    申请日:2013-01-17

    Inventor: 刘忠志 房伟如

    Abstract: 本发明涉及一种使用RSA公开密钥加密算法的电子部件中的防攻击方法。所述方法包括:包括每次执行使用中国剩余定理的RSA解密算法时采用所述方法,所述方法将密文c、密钥d、n、p、q作为输入,所述方法包括:生成三个随机数:u、t、s;用c′=c+u×n代替密文c;计算p′=p×t,q′=q×s;计算cp′=c′modp′和c q′=c′m o d;计算和计算mp=cp′dp′modp,mq=cq′dq′modq′;计算m=mq+q×[(mp-mq)(q-1modp)(modp)];用mmodn代替m;其中,p、q是两个位长相同但大小不等的素数,分别为n、p′、q′的欧拉函数。本发明可以有可能使得DPA攻击者不能有效地通过微处理器所处理的中间数据的外加信息得到解密算法的秘密参数,达到防御DPA攻击的效果。

    芯片及其测试模式保护电路和方法

    公开(公告)号:CN103227167B

    公开(公告)日:2015-07-22

    申请号:CN201310118633.8

    申请日:2013-04-08

    Inventor: 谭洪贺 刘忠志

    Abstract: 本发明涉及一种芯片及其测试模式保护电路和方法。其中,保护电路包括:动态信号产生器,设置在芯片中,用于生成随机的第一动态信号,根据第一动态信号,生成第二动态信号;有效金属线,设置在芯片的划片槽中,用于将第一动态信号从芯片中延伸至划片槽,将由第一动态信号驱动的第三动态信号从划片槽反馈回芯片中;动态信号比较器,设置在芯片中,用于接收第二动态信号和第三动态信号,将第二动态信号与第三动态信号进行比较,生成测试模式控制信号;控制电路,设置在芯片中,用于根据测试模式控制信号和外部测试模式使能信号,生成内部测试模式使能信号。本发明可以大大提高进入芯片的测试模式的难度,从而提升芯片的安全性。

    抗侵入式攻击的芯片及其制作方法和攻击检测的方法

    公开(公告)号:CN103500740A

    公开(公告)日:2014-01-08

    申请号:CN201310470570.2

    申请日:2013-10-10

    Inventor: 刘忠志 谭洪贺

    Abstract: 本发明涉及一种抗侵入式攻击的芯片及其制作方法和攻击检测的方法。抗侵入式攻击的芯片包括:两个以上接触点,从所述芯片的内部延伸至所述芯片的外表面;导电介质,附着在所述芯片的外表面;检测电路,集成在所述芯片内部,用于检测所述两个以上接触点中的至少两个接触点之间的互联信息,得到参考数据信息,将所述参考数据信息存储在所述芯片的非易失性存储器中,当所述芯片上电后,重新检测所述至少两个接触点之间的互联信息,得到评估数据信息,根据所述参考数据信息和所述评估数据信息,判定所述芯片是否受到侵入式攻击。本发明可以实现芯片自检测封装是否已遭破坏的过程,从而起到抗攻击的作用。

Patent Agency Ranking