-
-
公开(公告)号:CN110990060B
公开(公告)日:2022-03-22
申请号:CN201911240907.4
申请日:2019-12-06
Applicant: 北京瀚诺半导体科技有限公司 , 北京大学 , 杭州闪亿半导体有限公司
Abstract: 本发明公开了一种存算一体芯片的嵌入式处理器、指令集及数据处理方法。本方法为:1)嵌入式处理器通过数据输入接口直接从输入数据缓存中读取数据;2)当存算一体阵列进行人工神经网络计算时,将待处理数据送入存算一体阵列/逻辑,控制DAC将数据转换为模拟信号后进行矩阵乘加运算,然后控制ADC将运算结果转换为数字信号;3)嵌入式处理器读回运算结果并对其进行运算或者激活操作之后对中间数据进行缓存,然后判断是否为最后一层神经网络运算;4)如果不是最后一层,则循环进行步骤2)和步骤3);如果是最后一层,则进行步骤5);5)嵌入式处理器进行最终结果处理,判断人工神经网络识别结果,根据识别结果,确定是否将结果输出。
-
公开(公告)号:CN110990060A
公开(公告)日:2020-04-10
申请号:CN201911240907.4
申请日:2019-12-06
Applicant: 北京瀚诺半导体科技有限公司 , 北京大学 , 杭州闪亿半导体有限公司
Abstract: 本发明公开了一种存算一体芯片的嵌入式处理器、指令集及数据处理方法。本方法为:1)嵌入式处理器通过数据输入接口直接从输入数据缓存中读取数据;2)当存算一体阵列进行人工神经网络计算时,将待处理数据送入存算一体阵列/逻辑,控制DAC将数据转换为模拟信号后进行矩阵乘加运算,然后控制ADC将运算结果转换为数字信号;3)嵌入式处理器读回运算结果并对其进行运算或者激活操作之后对中间数据进行缓存,然后判断是否为最后一层神经网络运算;4)如果不是最后一层,则循环进行步骤2)和步骤3);如果是最后一层,则进行步骤5);5)嵌入式处理器进行最终结果处理,判断人工神经网络识别结果,根据识别结果,确定是否将结果输出。
-
-