一种基于图像矩并行处理的图像拼接方法

    公开(公告)号:CN117544862A

    公开(公告)日:2024-02-09

    申请号:CN202410029459.8

    申请日:2024-01-09

    Applicant: 北京大学

    Abstract: 本申请涉及一般的图像数据处理或产生技术领域,特别是涉及一种基于图像矩并行处理的图像拼接方法。所述方法包括以下步骤:S100,获取第一图像的初始重叠区域图像P1,0,所述第一图像为第一相机在目标时刻采集得到的图像;S200,获取第二图像的初始重叠区域图像集得到的图像图像矩m02,kl;S400;S300P2,,0如果,,获取所述第二图像为第二相机在目标时刻采|mP011,0,kl的‑mk0‑2l,k阶图像矩l|≤ε0,则将m01,kPl1和,0和P2P,02的,0确定k‑l为第一图像和第二图像的重叠区域并进行第一图像和第二图像的图像拼接。本发明能够提高图像拼接结果的质量。

    一种异步与同步相结合的RFID数字芯片电路结构

    公开(公告)号:CN106951804B

    公开(公告)日:2019-07-19

    申请号:CN201710123413.2

    申请日:2017-03-03

    Applicant: 北京大学

    Abstract: 本发明提供一种异步与同步相结合的RFID数字芯片电路结构,该RFID数字芯片电路结构包括异步处理模块、同步外围解码模块、同步外围计时模块和同步外围编码模块,所述同步外围解码模块完成对解调信号DEMO_DATA的跳沿检测和对符号位长度进行计数;所述同步外围计时模块在异步处理模块发出的计时请求信号的控制下,进行预设延时的T1、T2和T4计时;同步外围编码模块完成编码时钟生成和对编码位的编码;异步处理模块分别通过拉通道与同步外围解码模块相连,通过无数据通道与同步外围计时模块相连,通过推通道与同步外围编码模块相连。采用本发明能够有效降低芯片功耗,有利于其工程化和量产。

    一种多输入电压源产生单恒定输出电压的方法

    公开(公告)号:CN101364121B

    公开(公告)日:2011-02-16

    申请号:CN200810117634.X

    申请日:2008-08-01

    Abstract: 本发明公开了一种多输入电压源产生单恒定输出电压的方法及其电路,属于微电子技术领域。本发明的方法为首先根据输入的多个电压源值大小设置其对应单恒定输出电压的抽头位置;然后计算不同输入电压源值在其对应抽头位置输出单恒定电压值所需要分配的电阻值;最后根据单恒定输出电压的精度要求,为每个电阻值选取相应阻值的电阻模型;本发明的电路包括电压源输入端、电阻电压网络、多个单恒定输出电压抽头端。本发明电路利用电阻电压网络实现多输入单输出值,本发明的方法可以方便、快捷、精确的确定电阻电压网络中电阻所需的值,并且可以将误差控制在0.3%以内,特别是在PMU的电源检测中可以节省比较参考源。

    一种视频编解码标准中的二维反变换方法及其实现电路

    公开(公告)号:CN101316367A

    公开(公告)日:2008-12-03

    申请号:CN200810132519.X

    申请日:2008-07-15

    Applicant: 北京大学

    Abstract: 本发明公开了一种视频编解码标准中的二维反变换方法及其实现电路,属于数字音视频技术领域。本发明方法为:将输入数据分为4组,第一时钟周期将第j组列向量与反变换系数矩阵的第0、3行的行向量相乘,然后将中间结果通过蝶形算法进行计算得到最终结果X0j和X3j;第二时钟周期将第j组列向量与反变换系数矩阵的第1、2行的行向量相乘,然后将中间结果通过蝶形算法进行计算得到最终结果X1j和X2j;其中j=0、1、2、3。本发明的实现电路包括4个组内运算模块,用于计算输入数据的列向量数据;2个组间运算模块,用于计算组内运算模块的输出。本发明具有计算速度快,无需使用额外的存储单元来保存整数DCT反变换或Hadamard反变换过程中产生的中间结果,成本低。

    一种图像拼接方法、电子设备及存储介质

    公开(公告)号:CN117541764A

    公开(公告)日:2024-02-09

    申请号:CN202410029536.X

    申请日:2024-01-09

    Applicant: 北京大学

    Abstract: 本发明提供了一种图像拼接方法、电子设备及存储介质,涉及图像处理领域,所述方法包括如下步骤:获取待拼接视频列表,基于待拼接视频列表和目标神经网络模型,获取待拼接视频对应的第一图像和第二图像,获取第一图像对应的第一特征点列表集和第二图像对应的第二特征点列表集,基于第一特征点列表集和第二特征点列表集进行拼接,获取目标视频,从而完成图像的拼接,提高拼接过程中的准确性和速度。

    一种RSA电路结构及RSA加密方法

    公开(公告)号:CN107169380A

    公开(公告)日:2017-09-15

    申请号:CN201710358249.3

    申请日:2017-05-19

    Applicant: 北京大学

    Abstract: 本发明公开了一种RSA电路结构及RSA加密方法,属于密码电路和信息安全技术领域。该RSA加密电路结构包括移位器、选择器和模乘器,选择器与移位器和模乘器分别相连,对幂指数进行移位并控制模乘和模幂的次数,对乘数进行移位并控制模乘内加减的次数。本发明加密数据处理采用同步电路实现,各模块间的互连采用基于请求应答的握手机制实现,使得通过采用该加密结构及其加密方法能够获得更加安全、更小面积和更低能耗的RSA加密芯片,有利于其工程化和量产。

    一种AVS视频编码中的视频失真度估计方法及其装置

    公开(公告)号:CN101409845B

    公开(公告)日:2010-10-06

    申请号:CN200810225457.7

    申请日:2008-10-31

    Abstract: 本发明公开了一种AVS视频编码中的视频失真度估计方法及其装置,属于视频编解码领域。本发明的方法为:首先对输入的残差值数据进行整数变换,并对变换系数进行缩放;然后对缩放后的数据进行量化,同时保存缩放后的数据;对量化后的数据进行反量化,并将输出的反量化数据与保存的缩放后的数据进行比较,得到像素经量化和反量化后的失真值;最后对失真值进行放大和移位调节,得到像素的失真度。本发明的装置包括残差模块、变换模块、预缩放模块、FIFO模块、量化模块、反量化模块、后缩放模块、失真度加和模块。与现有技术相比,本发明大大的提前了决策时间,降低了流水线深度,同时本发明的算法更加逼近真实的失真度,提高了视频质量。

    一种并行类熵编码方法及其装置

    公开(公告)号:CN101355700B

    公开(公告)日:2010-06-02

    申请号:CN200810119769.X

    申请日:2008-09-09

    Abstract: 本发明公开了一种并行类熵编码方法及其装置,属于视频编解码领域。本发明的方法为:首先将每个变换块的量化系数分组并行输入输出于两寄存器组;然后扫描每组量化系数的编码系数(run,level);根据已编码系数中的level最大值选择当前量化系数的码表,以及根据所有编码系数的level最大值选择该变换块EOB的码表;最后将所选的码表转换为位宽表,计算该变换块编码比特数。本发明的装置包括数据输入转存模块、游程编码模块、倒序矩阵模块、码表选择模块、查表模块、哥伦布编码模块、加和变换块的比特数模块。本发明大大提高了数据处理速度,优化了表格,同时节省了硬件资源。

Patent Agency Ranking