一种时延补偿方法及终端

    公开(公告)号:CN108809617B

    公开(公告)日:2021-12-14

    申请号:CN201810350444.6

    申请日:2018-04-18

    Abstract: 本发明实施例提供一种时延补偿方法及终端,用于解决现有技术中通信设备在信号传输过程中存在时延问题。该方法包括:在所述第一终端上电启动后,获取与所述第一终端进行光纤通信的第二终端发送的同步信息,并根据所述同步信息与所述第二终端进行时间同步,所述同步信息中包括用于表征所述第二终端发送测试信号的第一时间;在与所述第二终端同步后,接收所述第二终端发送的所述测试信号,根据所述第一时间及接收所述测试信号的时间确定所述测试信号的传输时长;计算所述传输时长与预设传输时长之间的时间差值,按照所述时间差值对所述第二终端发送的信号进行时延补偿。

    功放设备和功放设备的老化方法

    公开(公告)号:CN109889968B

    公开(公告)日:2021-11-02

    申请号:CN201910015588.0

    申请日:2019-01-08

    Abstract: 本申请涉及一种功放设备和功放设备的老化方法。该功放设备包括:存储模块、处理器、数模转换模块和射频模块;存储模块,用于存储初始点频信号和功放设备所需的配置数据,并根据初始点频信号和功放设备所需的配置数据,确定目标点频信号;配置数据包括:对初始点频信号设置的幅值、初始相位、扫频带宽、扫频步进值、扫频速度和门限功率中的至少一个;处理器与存储模块连接,用于根据目标点频信号和预设的初始增益值,确定初始输出信号;数模转换模块与处理器连接,用于将初始输出信号转换为模拟输出信号;射频模块,用于根据模拟输出信号和预设的放大范围,确定目标输出信号。该功放设备的配置方式比较简单,大大节约了电路成本。

    一种调整增益的方法及电路

    公开(公告)号:CN107911091B

    公开(公告)日:2021-09-24

    申请号:CN201711193565.6

    申请日:2017-11-24

    Abstract: 本发明实施例提供一种调整增益的方法及电路,用于解决通信系统对信号的信号功率调整精度较低的技术问题。该方法包括:将接收的输入信号所包括的至少两帧信号中的第一帧信号与初始增益值相乘,获得第一帧信号对应的第一帧增益信号;根据第一帧增益信号的信号功率对初始增益值进行第一调整,获得第一增益值,并将第一帧增益信号与第一增益值相乘,获得第二帧增益信号;根据第二帧增益信号的信号功率对第一增益值进行第二调整,获得调整后的第二增益值;其中,第一调整的调整值大于第二调整的调整值,且第二增益值对应的信号功率处于系统允许的功率范围内;将第二增益值确定为至少两帧信号中处于第一帧信号之后的第二帧信号的初始增益值。

    信号处理方法、装置、系统、介质和电子设备

    公开(公告)号:CN112702135A

    公开(公告)日:2021-04-23

    申请号:CN202011552169.X

    申请日:2020-12-24

    Inventor: 唐良建

    Abstract: 本公开涉及通信技术领域,具体涉及一种信号处理方法、装置、系统、介质和电子设备,其中该方法包括:获取多个网元输出的第一信号,每个所述第一信号来自同一源信号且具有第一码片速率;对每个所述第一信号进行采样转换处理得到对应的第二信号,每个所述第二信号具有第二码片速率,所述第二码片速率大于所述第一码片速率;将采样转换后的每个所述第二信号对齐后相加处理以形成一路信号。本公开的实施方案通过在提高码片速率基础上对信号作对齐、加合处理,可以提高信号对齐时延精度,使得加合之后信号时延更精确,大为减少信号时延超标导致相应信号被切无法被正常处理的情况。

    信号处理方法、装置、系统、介质和电子设备

    公开(公告)号:CN112702135B

    公开(公告)日:2023-09-29

    申请号:CN202011552169.X

    申请日:2020-12-24

    Inventor: 唐良建

    Abstract: 本公开涉及通信技术领域,具体涉及一种信号处理方法、装置、系统、介质和电子设备,其中该方法包括:获取多个网元输出的第一信号,每个所述第一信号来自同一源信号且具有第一码片速率;对每个所述第一信号进行采样转换处理得到对应的第二信号,每个所述第二信号具有第二码片速率,所述第二码片速率大于所述第一码片速率;将采样转换后的每个所述第二信号对齐后相加处理以形成一路信号。本公开的实施方案通过在提高码片速率基础上对信号作对齐、加合处理,可以提高信号对齐时延精度,使得加合之后信号时延更精确,大为减少信号时延超标导致相应信号被切无法被正常处理的情况。

    数字滤波器、数字信号处理链路和无线通信系统

    公开(公告)号:CN112865747B

    公开(公告)日:2023-07-04

    申请号:CN202011638005.9

    申请日:2020-12-31

    Inventor: 王子豪 唐良建

    Abstract: 本申请涉及一种数字滤波器、数字信号处理链路和无线通信系统,所述数字滤波器中,内插滤波器对接收到的输入信号进行延迟处理和相加处理,得到对应于各折叠内插滤波器系数的内插相加结果,并根据工作时钟的频率对各内插结果进行分组,在不同的工作时钟下处理各组的内插相加结果,依次得到各组内插乘积,且将所有内插乘积进行相加,得到内插滤波信号,从而可对内插滤波器内的乘法器进行复用,降低DSP资源的使用量。同时,通过设置掩蔽滤波器,从而可采用频率响应掩蔽技术对滤波过程中产生的频谱镜像进行滤除,从而可在保证相同滤波性能的情况下,降低滤波器阶数,从而实现架构简单和可操作性强,极大地降低DSP资源的消耗,并节约硬件成本。

    数字滤波器、数字信号处理链路和无线通信系统

    公开(公告)号:CN112865747A

    公开(公告)日:2021-05-28

    申请号:CN202011638005.9

    申请日:2020-12-31

    Inventor: 王子豪 唐良建

    Abstract: 本申请涉及一种数字滤波器、数字信号处理链路和无线通信系统,所述数字滤波器中,内插滤波器对接收到的输入信号进行延迟处理和相加处理,得到对应于各折叠内插滤波器系数的内插相加结果,并根据工作时钟的频率对各内插结果进行分组,在不同的工作时钟下处理各组的内插相加结果,依次得到各组内插乘积,且将所有内插乘积进行相加,得到内插滤波信号,从而可对内插滤波器内的乘法器进行复用,降低DSP资源的使用量。同时,通过设置掩蔽滤波器,从而可采用频率响应掩蔽技术对滤波过程中产生的频谱镜像进行滤除,从而可在保证相同滤波性能的情况下,降低滤波器阶数,从而实现架构简单和可操作性强,极大地降低DSP资源的消耗,并节约硬件成本。

Patent Agency Ranking