显示面板、显示模组和显示装置
    1.
    发明公开

    公开(公告)号:CN119031779A

    公开(公告)日:2024-11-26

    申请号:CN202411132037.X

    申请日:2024-08-16

    Abstract: 本发明提供一种显示面板、显示模组和显示装置,显示面板包括:多个像素电路单元,位于衬底层一侧且呈阵列排布;多个发光结构,位于多个像素电路单元背离衬底层的一侧且呈阵列排布,多个发光结构的总列数N小于多个像素电路单元的总列数M;第j列的一部分数量的所述发光结构与第f列的一部分数量的所述像素电路单元对应连接;j为大于或等于1且小于或等于N的整数,f为大于或等于1且小于或等于M的整数,且j不等于f;第一列的发光结构在衬底层的正投影和第一列的像素电路单元在衬底层的正投影沿行方向至少部分重叠,第N列的发光结构在衬底层的正投影和第M列的像素电路单元在衬底层的正投影沿行方向至少部分重叠。显示面板的集成度提高。

    驱动电路、显示面板、显示基板和显示装置

    公开(公告)号:CN119948551A

    公开(公告)日:2025-05-06

    申请号:CN202280003934.3

    申请日:2022-10-31

    Abstract: 提供了一种驱动电路、显示面板、显示基板和显示装置。驱动电路包括第一节点控制电路(11)、第二节点控制电路(12)和第一输出电路(13);第二节点控制电路(12)在第一低电压输入端(VL1)提供的低电压信号的控制下,控制电一节点(N1)与第二节点(N2)之间连通;第一节点控制电路(11)在第一时钟信号(CK)的控制下,控制第一节点(N1)与第二低电压输入端(VL2)电连接;第一输出电路(13)在下拉节点(PD)的电位的控制下,控制驱动信号输出端(O1)与第三低电压输入端(VL3)之间连通;第一低电压输入端(VL1)、第二低电压输入端(VL2)、第三低电压输入端(VL3)中的至少两个互不相同,采用至少两个低电压信号。

    显示基板及其制备方法、显示装置

    公开(公告)号:CN115552627B

    公开(公告)日:2025-03-25

    申请号:CN202180001059.0

    申请日:2021-04-30

    Abstract: 一种显示基板及其制备方法、显示装置,显示基板包括显示区域和位于所述显示区域一侧的绑定区域,所述绑定区域至少包括引线区;所述显示区域包括多条数据线和多条数据扇出线,所述引线区包括多条引出线;至少一条引出线通过所述数据扇出线与所述数据线连接;在垂直于显示基板的平面内,所述显示基板包括第一导电层、第二导电层、第三导电层和第四导电层,所述第一导电层和所述第二导电层之间、所述第二导电层和所述第三导电层、所述第三导电层和所述第四导电层之间均设置有绝缘层;所述数据线和数据扇出线设置在不同的导电层中。

    显示面板和显示装置
    7.
    发明授权

    公开(公告)号:CN113421906B

    公开(公告)日:2025-03-11

    申请号:CN202110693170.2

    申请日:2021-06-22

    Abstract: 本发明提供了显示面板和显示装置。显示面板包括:衬底基板,衬底基板划分包括第一显示区、第二显示区和第三显示区,第二显示区位于第一显示区和第三显示区之间,第一显示区与屏下摄像头正对应设置;多个第一发光器件,多个第一发光器件位于衬底基板的第一显示区内;多个第一像素电路,多个第一像素电路位于衬底基板的第二显示区内;呈阵列分布的第二像素电路,所述第二像素电路位于第三显示区内,连接线,连接线位于所述第一像素电路远离衬底基板的一侧,用于电连接第一像素电路和第一发光器件;补偿线,补偿线位于所述第三显示区。由此,通过补偿线的设置,可以有效改善显示面板显示效果的均一性。

    像素电路、显示装置及驱动方法
    9.
    发明公开

    公开(公告)号:CN119301668A

    公开(公告)日:2025-01-10

    申请号:CN202380008274.2

    申请日:2023-03-14

    Abstract: 像素电路、显示装置及驱动方法,其中像素电路包括:发光器件(L);驱动晶体管(M0),被配置为根据数据电压产生驱动发光器件(L)发光的驱动电流;发光控制电路(30),与驱动晶体管(M0)耦接,被配置为响应于发光控制信号端(EM)的有效电平,将驱动晶体管(M0)产生的驱动电流提供给发光器件(L),驱动发光器件(L)发光;数据写入电路(10),与驱动晶体管(M0)的第一极耦接,被配置为响应于第一扫描信号端(GA)的相互间隔出现的多个有效电平(YX1,YX2)工作;阈值补偿电路(20),与驱动晶体管(M0)耦接,被配置为响应于补偿控制信号端(CF)的有效电平,将驱动晶体管(M0)的阈值电压输入驱动晶体管(M0)的栅极。

Patent Agency Ranking