显示基板及其制作方法、显示装置

    公开(公告)号:CN113383418B

    公开(公告)日:2024-07-09

    申请号:CN201980002724.0

    申请日:2019-11-29

    摘要: 一种显示基板(10)及其制作方法以及显示装置(30)。该显示基板(10)包括衬底基板(101)及位于该衬底基板(101)上的多个子像素(100),该多个子像素(100)布置为子像素(100)阵列,至少一个子像素(100)包括第一晶体管(T1)、第二晶体管(T2)、第三晶体管(T3)和存储电容(Cst),所述第三晶体管(T3)的第一极(T3s)通过第一过孔(401)与所述第三晶体管(T3)的有源层(T3a)电连接,并配置为通过第二过孔(402)与所述发光元件(125)的第一电极(123)电连接;所述第一过孔(401)与所述第二过孔(402)在垂直于所述衬底基板(101)的方向上至少部分重叠。该显示基板(10)可以有效降低发光元件(125)的电极上的电压降,从而提高显示效果。

    显示面板及其制备方法、显示装置

    公开(公告)号:CN114270554B

    公开(公告)日:2023-09-19

    申请号:CN202080000983.2

    申请日:2020-06-12

    IPC分类号: H10K50/844 H10K59/12

    摘要: 一种显示面板及其制备方法、以及显示装置。该显示面板包括阵列基板、封装盖板和封框胶。阵列基板包括显示区域和至少部分围绕显示区域的非显示区域,显示区域包括呈阵列分布的多个像素,每个像素包括多个子像素,每个子像素包括发光器件。封装盖板与阵列基板相对设置,且包括第一衬底以及多个有机层。多个有机层位于第一衬底的靠近阵列基板的一侧。封框胶位于非显示区域且位于阵列基板和封装盖板之间并粘合阵列基板和封装盖板;多个有机层中在从显示区域到封框胶的方向上最靠近封框胶的有机层与封框胶之间具有间隔区域,间隔区域将最靠近封框胶的有机层与封框胶间隔开,间隔区域位于非显示区域。

    一种阵列基板及其制备方法、显示面板

    公开(公告)号:CN111312725A

    公开(公告)日:2020-06-19

    申请号:CN202010113085.X

    申请日:2020-02-24

    IPC分类号: H01L27/12 H01L21/77

    摘要: 本发明涉及显示技术领域,公开一种阵列基板及其制备方法、显示面板,该制备方法包括:在衬底基板上依次形成遮挡层、缓冲层、有源层、栅绝缘层以及第一金属层,通过构图工艺,使第一金属层栅极走线区域对应的部位全部保留;在第一金属层上形成第二金属层,且在第二金属层上形成光刻胶层,形成栅极图案、栅极走线图案及光刻胶图案,使得覆盖栅极图案的光刻胶与栅极图案之间形成较大的第一线宽偏差,覆盖栅极走线图案的光刻胶与栅极走线图案之间形成第二线宽偏差;形成栅绝缘层图案;对待导体化区域进行导体化工艺。上述阵列基板的制备方法通过优化制备方案,可同时满足TFT特性和金属走线导电性需求,可降低金属断线风险,提高产品的显示质量。

    一种阵列基板及其制备方法、显示面板

    公开(公告)号:CN111312725B

    公开(公告)日:2023-02-03

    申请号:CN202010113085.X

    申请日:2020-02-24

    IPC分类号: H01L27/12 H01L21/77

    摘要: 本发明涉及显示技术领域,公开一种阵列基板及其制备方法、显示面板,该制备方法包括:在衬底基板上依次形成遮挡层、缓冲层、有源层、栅绝缘层以及第一金属层,通过构图工艺,使第一金属层栅极走线区域对应的部位全部保留;在第一金属层上形成第二金属层,且在第二金属层上形成光刻胶层,形成栅极图案、栅极走线图案及光刻胶图案,使得覆盖栅极图案的光刻胶与栅极图案之间形成较大的第一线宽偏差,覆盖栅极走线图案的光刻胶与栅极走线图案之间形成第二线宽偏差;形成栅绝缘层图案;对待导体化区域进行导体化工艺。上述阵列基板的制备方法通过优化制备方案,可同时满足TFT特性和金属走线导电性需求,可降低金属断线风险,提高产品的显示质量。

    阵列基板、显示装置
    5.
    发明授权

    公开(公告)号:CN113707683B

    公开(公告)日:2024-05-14

    申请号:CN202010436548.6

    申请日:2020-05-21

    IPC分类号: H10K59/131

    摘要: 本发明涉及显示技术领域,提出一种阵列基板、显示装置,该阵列基板包括显示区,阵列基板还包括衬底基板、第一导电层、公共阴极、层间功能层。第一导电层设置于所述衬底基板的一侧,包括至少一条低电平电源线,所述低电平电源线至少部分位于显示区;层间功能层,设置于所述第一导电层背离所述衬底基板的一侧;公共阴极设置于所述第一导电层背离所述衬底基板的一侧,位于所述显示区的所述公共阴极通过贯穿所述层间功能层的过孔与所述低电平电源线电连接。本阵列基板中公共阴极上的电位较为均匀。

    一种显示基板、显示装置及显示控制方法

    公开(公告)号:CN109300968B

    公开(公告)日:2022-05-20

    申请号:CN201811399401.3

    申请日:2018-11-22

    摘要: 本发明提供一种显示基板、显示装置及显示控制方法,所述显示基板包括:多个像素单元,每一所述像素单元包括第一区和第二区,所述第二区可在透光状态和不透光状态之间切换;所述第一区设置有第一发光单元,所述第一发光单元为单侧发光的发光单元;所述第二区内设置有覆盖所述第二区的可变色部件,所述可变色部件能够在透明状态和不透明状态之间切换;当所述可变色部件处于所述透明状态,所述第二区处于所述透光状态;当所述可变色部件处于所述不透明状态,所述第二区处于所述不透光状态。通过上述方式,本发明能够根据实际需求,控制可变色部件的状态,提升显示效果,从而能够达到提升包含该显示基板的显示装置的对比度的目的。

    一种显示面板、其制作方法及显示装置

    公开(公告)号:CN108649057A

    公开(公告)日:2018-10-12

    申请号:CN201810454872.3

    申请日:2018-05-14

    IPC分类号: H01L27/32

    摘要: 本发明公开了一种显示面板、其制作方法及显示装置,该显示面板,包括:衬底基板,位于衬底基板上的阳极层,位于阳极层之上的像素界定层,位于像素界定层之上的发光层,以及位于发光层之上的阴极层;像素界定层用于分隔显示面板中的各子像素,像素界定层包括位于相邻的子像素之间的凹槽结构;在凹槽结构中设有用于隔断发光层的隔垫物,隔垫物包括热膨胀材料。本发明实施例提供的显示面板,通过在像素界定层的凹槽结构中设置隔垫物,在制作该显示面板的过程中,在形成发光层之后,将显示面板加热到一定温度,使隔垫物受热膨胀,以使发光层发生断裂,因而子像素之间的发光层不再连通,不会出现横向漏流现象,提高了显示面板的显示均一性。

    显示面板及其制备方法、显示装置

    公开(公告)号:CN114270554A

    公开(公告)日:2022-04-01

    申请号:CN202080000983.2

    申请日:2020-06-12

    IPC分类号: H01L51/52 H01L27/32

    摘要: 一种显示面板及其制备方法、以及显示装置。该显示面板包括阵列基板、封装盖板和封框胶。阵列基板包括显示区域和至少部分围绕显示区域的非显示区域,显示区域包括呈阵列分布的多个像素,每个像素包括多个子像素,每个子像素包括发光器件。封装盖板与阵列基板相对设置,且包括第一衬底以及多个有机层。多个有机层位于第一衬底的靠近阵列基板的一侧。封框胶位于非显示区域且位于阵列基板和封装盖板之间并粘合阵列基板和封装盖板;多个有机层中在从显示区域到封框胶的方向上最靠近封框胶的有机层与封框胶之间具有间隔区域,间隔区域将最靠近封框胶的有机层与封框胶间隔开,间隔区域位于非显示区域。

    阵列基板、显示装置
    9.
    发明公开

    公开(公告)号:CN113707683A

    公开(公告)日:2021-11-26

    申请号:CN202010436548.6

    申请日:2020-05-21

    IPC分类号: H01L27/32

    摘要: 本发明涉及显示技术领域,提出一种阵列基板、显示装置,该阵列基板包括显示区,阵列基板还包括衬底基板、第一导电层、公共阴极、层间功能层。第一导电层设置于所述衬底基板的一侧,包括至少一条低电平电源线,所述低电平电源线至少部分位于显示区;层间功能层,设置于所述第一导电层背离所述衬底基板的一侧;公共阴极设置于所述第一导电层背离所述衬底基板的一侧,位于所述显示区的所述公共阴极通过贯穿所述层间功能层的过孔与所述低电平电源线电连接。本阵列基板中公共阴极上的电位较为均匀。

    显示基板及其制作方法、显示装置

    公开(公告)号:CN113383418A

    公开(公告)日:2021-09-10

    申请号:CN201980002724.0

    申请日:2019-11-29

    IPC分类号: H01L27/12 H01L27/32

    摘要: 一种显示基板(10)及其制作方法以及显示装置(30)。该显示基板(10)包括衬底基板(101)及位于该衬底基板(101)上的多个子像素(100),该多个子像素(100)布置为子像素(100)阵列,至少一个子像素(100)包括第一晶体管(T1)、第二晶体管(T2)、第三晶体管(T3)和存储电容(Cst),所述第三晶体管(T3)的第一极(T3s)通过第一过孔(401)与所述第三晶体管(T3)的有源层(T3a)电连接,并配置为通过第二过孔(402)与所述发光元件(125)的第一电极(123)电连接;所述第一过孔(401)与所述第二过孔(402)在垂直于所述衬底基板(101)的方向上至少部分重叠。该显示基板(10)可以有效降低发光元件(125)的电极上的电压降,从而提高显示效果。