-
公开(公告)号:CN118922776A
公开(公告)日:2024-11-08
申请号:CN202380008020.0
申请日:2023-03-06
申请人: 京东方科技集团股份有限公司 , 合肥京东方显示技术有限公司
IPC分类号: G02F1/1343 , G02F1/1339 , H01L27/12 , G02F1/1345
摘要: 本公开提供的阵列基板及显示装置,包括衬底基板,该衬底基板包括显示区,显示区包括阵列排布的多个子像素区,同行子像素区的颜色相同,同列中每相邻至少两个子像素区为一像素区,同一像素区内的各子像素区的颜色不同;多条栅线,位于子像素区的行间隙处,一条栅线与一行子像素区耦接;多条数据线,位于子像素区的列间隙处,一条数据线与两列子像素区耦接,同一数据线耦接的相邻行子像素区位于相邻列,至少部分数据线包括用于支撑隔垫物的基台,数据线在基台处加宽;至少一个挡墙,邻近基台设置;在由衬底基板垂直指向数据线所在层的方向上,挡墙远离衬底基板一侧的表面高于数据线远离衬底基板一侧的表面;挡墙至少部分包围基台。
-
公开(公告)号:CN118829940A
公开(公告)日:2024-10-22
申请号:CN202380007821.5
申请日:2023-02-15
申请人: 京东方科技集团股份有限公司 , 合肥京东方显示技术有限公司
IPC分类号: G02F1/1362
摘要: 本公开的阵列基板及显示装置,包括具有显示区的衬底基板;在显示区呈阵列排布的像素电极组,像素电极组包括第一、第二像素电极,第一、第二像素电极在行方向和列方向上分别交替设置;贯穿像素电极组间列间隙的数据线,第一像素电极与相邻数据线耦接,第二像素电极与同一像素电极组内第一像素电极耦接的数据线相连;在像素电极组间行间隙处连接第二像素电极与数据线的连接结构;贯穿像素电极组内列间隙的公共电极线,公共电极线与连接结构之间具有第一电容;在像素电极组间行间隙处且与第一像素电极耦接的补偿结构,补偿结构与公共电极线之间具有第二电容,第二电容包括在垂直于衬底基板上相互交叠的三层导电层结构。
-
公开(公告)号:CN115308957B
公开(公告)日:2024-03-22
申请号:CN202210973372.7
申请日:2022-08-15
申请人: 合肥京东方显示技术有限公司 , 京东方科技集团股份有限公司
IPC分类号: G02F1/1362 , G02F1/1345 , G02F1/1333
摘要: 公开了一种显示面板和显示装置,涉及显示领域,用于防止显示面板形成出现明暗条纹的问题。该显示面板包括多条数据线和多条扇出线。对于任一条扇出线,包括彼此连接且异层设置的第一走线段和第二走线段。相邻的两条扇出线中,一条扇出线的第一走线段与一条数据线相连,另一条扇出线的第二走线段与另一条数据线相连。多条扇出线的长度相等。对于任意两条扇出线:一条扇出线中第一走线段长度所占的比例,与另一条扇出线中第一走线段长度所占的比例相同。一条扇出线中第二走线段长度所占的比例,与另一条扇出线中第二走线段长度所占的比例相同。本公开提供的显示面板和显示装置,可以有利于提高显示面板的显示效果。
-
公开(公告)号:CN113946074B
公开(公告)日:2023-04-07
申请号:CN202010696740.9
申请日:2020-07-17
申请人: 合肥京东方显示技术有限公司 , 京东方科技集团股份有限公司
IPC分类号: G02F1/1339 , G02F1/1362
摘要: 提供一种显示面板和显示装置。该显示面板包括相对设置的第一基板和第二基板。第一基板包括多个隔垫物。第二基板包括:第二衬底;设置在第二衬底上的多条栅线和多条数据线,栅线沿行方向设置,数据线沿列方向设置;和多个子像素,多条栅线和多条数据线包围形成多个子像素,每一个子像素包括透光区。隔垫物在第二衬底上的正投影邻近子像素的透光区在第二衬底上的正投影,隔垫物在第二衬底上的正投影与数据线在第二衬底上的正投影间隔设置;数据线具有主体部和弯折部,弯折部在第二衬底上的正投影相对于主体部在第二衬底上的正投影朝远离隔垫物在第二衬底上的正投影的方向弯折。
-
公开(公告)号:CN109658855B
公开(公告)日:2021-03-23
申请号:CN201910073005.X
申请日:2019-01-25
申请人: 合肥京东方显示技术有限公司 , 京东方科技集团股份有限公司
IPC分类号: G09G3/00 , G02F1/1362
摘要: 本发明提供一种阵列基板、显示模组及其测试方法、显示面板,属于显示技术领域,其可至少部分解决现有的显示模组难以(尤其在PPI较高时)设置测试区的问题。本发明的阵列基板包括多个用于连接驱动单元的连接区,以及多个用于连接测试头的测试区;每个连接区中设有多个连接端,每个连接端连接引线;每个测试区中设有多个测试端,任意两连接区中测试端的数量和排布方式均相同;测试区分为独立测试区和共享测试区;每个独立测试区对应一个连接区,其中所有测试端均与其对应的连接区中的连接端电连接;每个共享测试区对应多个连接区,其中有多个测试端分别与其所对应的多个连接区中的连接端电连接。
-
公开(公告)号:CN112447760A
公开(公告)日:2021-03-05
申请号:CN201910798360.3
申请日:2019-08-27
申请人: 京东方科技集团股份有限公司 , 合肥京东方显示技术有限公司
IPC分类号: H01L27/12 , H01L23/552 , H01L21/77 , G02F1/1362
摘要: 本发明提供了一种阵列基板及其制备方法、液晶显示面板及显示装置,涉及显示技术领域,能够提高显示装置的显示效果。其中的阵列基板,包括:衬底、设置于衬底上的薄膜晶体管以及数据线;薄膜晶体管包括依次设置于衬底上的有源层图案、源极和漏极;数据线与源极、漏极同层同材料。阵列基板还包括设置于数据线靠近衬底一侧的保留图案和第一遮光图案,保留图案位于第一遮光图案与数据线之间;保留图案、第一遮光图案与数据线一一对应,且沿衬底厚度方向,第一遮光图案的正投影覆盖保留图案的正投影,保留图案的正投影与数据线的正投影重叠;其中,保留图案与有源层图案同层同材料。
-
公开(公告)号:CN110392186A
公开(公告)日:2019-10-29
申请号:CN201810331972.7
申请日:2018-04-13
申请人: 合肥京东方显示技术有限公司 , 京东方科技集团股份有限公司
摘要: 一种减少雾霾影响的成像装置及成像方法。该成像装置包括偏振片阵列、感光元件阵列和处理器。偏振片阵列被配置为在不同偏振方向上对入射光线进行检偏以输出检偏光线,入射光线包括非偏振光部分和由雾霾成分产生的偏振光部分;感光元件阵列被配置为采集检偏光线的光强图像;以及处理器被配置为对检偏光线的光强图像进行处理,以将偏振光部分从检偏光线的光强图像中去除,并获取非偏振光部分的光强图像。该成像装置及其成像方法在成像时可以减少雾霾成分的影响,从而提高目标物体与环境的对比度,实现图像增强。
-
公开(公告)号:CN109445163A
公开(公告)日:2019-03-08
申请号:CN201910007924.7
申请日:2019-01-04
申请人: 合肥京东方显示技术有限公司 , 京东方科技集团股份有限公司
IPC分类号: G02F1/1333 , G02F1/1335 , G02F1/13357 , G02F1/1362
摘要: 本发明实施例提供了一种显示基板以及包括该显示基板的显示面板和显示设备。该显示基板包括衬底基板,衬底基板的显示区域内具有至少一个4行6列的子像素阵列。所述子像素阵列中的第一行子像素依次分别为蓝、红、绿、红、蓝、绿,第二行子像素依次分别为红、绿、蓝、蓝、绿、红,第三行子像素依次分别为绿、红、蓝、红、蓝、绿,第四行子像素依次分别为红、绿、蓝、绿、蓝、红。
-
公开(公告)号:CN118077049A
公开(公告)日:2024-05-24
申请号:CN202280003283.8
申请日:2022-09-23
申请人: 京东方科技集团股份有限公司 , 合肥京东方显示技术有限公司
IPC分类号: H01L27/00
摘要: 本公开提供一种显示基板、修复方法和显示装置。显示基板包括驱动模组;驱动模组包括N个相互级联的驱动电路;N为正整数;驱动模组包括的前a级驱动电路的输入端与起始电压线电连接;a为正整数;所述模组包括的第n级驱动电路的输入端通过输入级联线与驱动模组包括的第n‑m级驱动电路的输出端电连接;n和m为正整数,m小于n;驱动模组还包括至少一条连接线;连接线在衬底基板上的正投影与起始电压线在衬底基板上的正投影之间存在交叠部分;连接线在衬底基板上的正投影与输入级联线在衬底基板上的正投影之间存在交叠部分。本公开所述的显示基板被横向切割后,所述驱动模组包括的前几级驱动电路的输入端能够都与起始电压线电连接。
-
公开(公告)号:CN117956855A
公开(公告)日:2024-04-30
申请号:CN202410124916.1
申请日:2024-01-29
申请人: 京东方科技集团股份有限公司 , 合肥京东方显示技术有限公司
IPC分类号: H10K59/131 , H10K59/121
摘要: 本公开提供了一种显示基板及显示装置,包括:衬底基板,其第二区域包括覆晶薄膜区、扇出区和覆晶薄膜拐角区;设于覆晶薄膜区的第一端子组和第二端子组;GOA电路;扇出走线;多条PLG走线,PLG走线的一部分布设于第一区域、且电连接至GOA电路,另一部分经过覆晶薄膜拐角区、且电连接至第二端子组的输出端子上;第一端子组中相邻两个输出端子之间具有第一间距P1,第二端子组中相邻两个输出端子之间具有第二间距P2,第一间距P1与第二间距P2不相等,且被配置为能够使得扇出区形成为目标图形,以使覆晶薄膜拐角区与扇出区的面积之比大于或等于1:4。本公开的显示基板及显示装置可以降低PLG走线温度。
-
-
-
-
-
-
-
-
-