-
公开(公告)号:CN119360928A
公开(公告)日:2025-01-24
申请号:CN202411388769.5
申请日:2024-09-30
Applicant: 京东方科技集团股份有限公司
Abstract: 本发明提供一种移位寄存器、栅极驱动电路、驱动方法及显示装置。移位寄存器包括去噪子电路;去噪子电路包括下拉控制子电路、下拉去噪子电路和复位去噪子电路;下拉控制子将第一电源电压信号写入第二节点;下拉去噪子电路在第二节点的电位的控制下,通过第二电源电压信号端对第一节点和输出信号端进行放电;复位去噪子电路于在第二复位信号的控制下,通过第二电源电压信号端对上拉节点和输出信号端进行放电。本发明既能减少去噪子电路的元件数量,又能避免去噪子电路中的电路元件因为长时间处于偏压状态导致的性能漂移,从而提高移位寄存器的信赖性能。
-
公开(公告)号:CN119317319A
公开(公告)日:2025-01-14
申请号:CN202411730298.1
申请日:2024-11-28
Applicant: 京东方科技集团股份有限公司
IPC: H10K59/121 , H10K59/131 , H10D86/40 , H10H29/49
Abstract: 本发明提供一种显示面板和显示装置,涉及显示技术领域,用于实现更高分辨率的显示产品。所述显示面板包括:衬底基板和设置于衬底基板上的多个子像素,子像素包括子像素驱动电路和发光元件,子像素驱动电路包括第一导电连接部、驱动晶体管、感测晶体管和存储电容;存储电容的第一极板与驱动晶体管的栅极耦接,存储电容的第二极板位于存储电容的第一极板背向衬底基板的一侧;第一导电连接部的至少部分位于第二极板背向衬底基板的一侧,第一导电连接部通过过孔结构分别与第二极板和驱动晶体管的第二极耦接;感测晶体管的第二极的至少部分位于第一导电连接部背向衬底基板的一侧,感测晶体管的第二极与第一导电连接部耦接。
-
公开(公告)号:CN113053446B
公开(公告)日:2024-08-20
申请号:CN202110276436.3
申请日:2021-03-15
Applicant: 京东方科技集团股份有限公司
IPC: G11C19/28 , G09G3/32 , G09G3/3266 , G09G3/36
Abstract: 本文公开一种移位寄存器,包括输入模块、复位模块、第二节点控制模块、第一输出模块、第二输出模块、第一保护模块、第二保护模块、第一降噪模块和第二降噪模块。输入模块和复位模块用于控制第一节点电位,第二节点控制模块用于控制第二节点电位,第一输出模块和第二输出模块分别用于在第一节点电位控制下输出第一输出信号和第二输出信号,第一降噪模块和第二降噪模块分别用于在第二节点电位控制下对第一输出信号和第二输出信号进行降噪,第一保护模块用于在第一降噪模块漏电时断开第一输出模块和第一降噪模块之间的连接,第二保护模块用于在第二降噪模块漏电时断开第二输出模块和第二降噪模块之间的连接。本文能提高移位寄存器输出信号的质量。
-
公开(公告)号:CN118466078A
公开(公告)日:2024-08-09
申请号:CN202410501820.2
申请日:2024-04-24
Applicant: 京东方科技集团股份有限公司
IPC: G02F1/1362 , G02F1/1368 , G02F1/1335 , G02F1/1343
Abstract: 本申请属于显示技术领域,具体涉及一种阵列基板、液晶显示面板及显示设备。本申请提供的阵列基板适用于多栅线驱动电路,具体的,通过调整各晶体管在各栅线组上的具体位置,以使相邻设置的第一栅线组与第二栅线组满足:第一栅线组的栅线连接的晶体管与第二栅线组对应的栅线连接的晶体管沿第一方向错位布置,从而使后续形成的显示面板中,用于覆盖各晶体管的各遮光层沿第二方向分布时,相邻的各列遮光层之间具备不同距离值,而具备不同距离值的遮光层平均分布于显示面板上,减少了亮暗线mura的产生概率。
-
公开(公告)号:CN118015968A
公开(公告)日:2024-05-10
申请号:CN202410303564.6
申请日:2024-03-15
Applicant: 京东方科技集团股份有限公司
IPC: G09G3/20
Abstract: 本申请提供一种栅极驱动电路、显示面板和显示装置,能够改善栅极驱动电路的输出信号的波形。栅极驱动电路包括:输入电路,用于根据级联信号对栅极驱动电路的上拉节点充电;下拉电路,用于在上拉节点的电压的控制下根据栅极低电压下拉栅极驱动电路的下拉节点的电压;输出电路,包括分别连接至少两条栅极线的至少两个驱动输出晶体管、以及一个自举电容,至少两个驱动输出晶体管分别用于接收对应的时钟信号并在上拉节点的电压的控制下将对应的时钟信号作为驱动信号并输出;以及升压电路,包括升压电容,用于在输出电路的输出信号的控制下对上拉节点持续充电,以使上拉节点的电压维持于有效电压,自举电容与升压电容之间的比例被设置在预定的范围内。
-
公开(公告)号:CN117912400A
公开(公告)日:2024-04-19
申请号:CN202211282709.6
申请日:2022-10-19
Applicant: 京东方科技集团股份有限公司
IPC: G09G3/32 , G09G3/3208
Abstract: 本公开涉及显示技术领域,提出一种显示面板及其驱动方法、显示装置,其中,显示面板包括多个发光单元、多个像素驱动电路,像素驱动电路与发光单元对应设置,至少部分像素驱动电路包括:驱动电路、时长控制电路,驱动电路包括驱动子电路和第一发光控制电路,驱动子电路用于向与其对应的发光单元提供驱动电流,第一发光控制电路串联于驱动电流的路径中,用于响应第一节点的信号以导通驱动电流所在路径;时长控制电路连接第一节点、脉冲信号端,用于响应一控制信号将脉冲信号端的脉冲信号传输到第一节点;其中,至少部分不同颜色发光单元对应的像素驱动电路连接不同的脉冲信号端。该显示面板中发光单元的发光时长可以更好的匹配发光单元的光电特性。
-
公开(公告)号:CN116540462A
公开(公告)日:2023-08-04
申请号:CN202310580391.8
申请日:2023-05-22
Applicant: 京东方科技集团股份有限公司 , 北京京东方技术开发有限公司
IPC: G02F1/1362 , G02F1/1368 , G02F1/1345
Abstract: 本公开提供一种阵列基板和液晶显示面板,属于显示技术领域。该阵列基板包括设置于衬底基板一侧的扫描走线、数据电压走线、公共电压走线、公共电极、像素电极和屏蔽线;其中,所述公共电极和所述屏蔽线均与所述公共电压走线电连接;所述屏蔽线在所述衬底基板上的正投影至少部分位于所述数据电压走线与相邻的所述像素电极之间,和/或者,所述屏蔽线在所述衬底基板上的正投影至少部分位于所述扫描走线与相邻的所述像素电极之间。该阵列基板能够提高液晶显示面板的开口率。
-
公开(公告)号:CN110010054B
公开(公告)日:2023-07-28
申请号:CN201910373074.2
申请日:2019-05-06
Applicant: 京东方科技集团股份有限公司
Abstract: 本发明实施例提供一种栅极驱动电路、显示面板、显示装置,涉及显示技术领域,该栅极驱动电路包括一种栅极驱动电路包括时钟转换电路和N级级联的移位寄存器;移位寄存器包括:扫描输出子电路和级联输出子电路;依次级联的m级移位寄存器的扫描时钟信号端与依次设置的m个系统时钟信号端一一对应连接、并与依次设置的m个转换时钟信号端一一对应连接;时钟转换电路与m个系统时钟信号端、第一电压端、第二电压端、m个转换时钟信号端连接;时钟转换电路配置为:在m个系统时钟信号端的系统时钟信号、第一电压端和第二电压端的电压的控制下,通过m个转换时钟信号端分别输出m个转换时钟信号;其中,转换时钟信号的占空比大于系统时钟信号的占空比。
-
公开(公告)号:CN116454095A
公开(公告)日:2023-07-18
申请号:CN202310484344.3
申请日:2023-04-28
Applicant: 京东方科技集团股份有限公司
IPC: H01L27/12 , H01L29/786 , H01L27/15 , H01L21/84
Abstract: 本申请提供一种背板,显示面板及显示装置。其中,背板包括:包括显示区和周边区的衬底基板,显示区包括阵列排布的多个像素区,像素区包括器件区和透光区,透光区在衬底基板上的正投影面积至少为器件区在衬底基板上的正投影面积的4倍;至少一第一晶体管,设置在衬底基板上且位于周边区;第一遮光层,设置在第一晶体管远离衬底基板的一侧;至少一第二晶体管,设置在衬底基板上且位于器件区;导电层,设置在第二晶体管远离衬底基板的一侧;导电层包括至少一导电垫;其中,第一遮光层在衬底基板的正投影与第一晶体管的第一有源层在衬底基板的正投影至少部分重叠;导电垫在衬底基板的正投影与第二晶体管的第二有源层在衬底基板的正投影至少部分重叠。
-
公开(公告)号:CN114038437B
公开(公告)日:2023-04-07
申请号:CN202111402770.5
申请日:2021-11-23
Applicant: 京东方科技集团股份有限公司
Abstract: 本公开提供一种移位寄存器单元、栅极驱动电路及显示装置。所述移位寄存器单元包括:输入电路,用于根据输入信号对上拉节点进行充电;第一下拉控制电路,用于根据第一电源电压信号控制第一下拉节点的电位;第一下拉电路,用于在上拉节点的电位的控制下,根据第一电平信号下拉第一下拉节点的电位;第一辅助控制电路,用于在第一下拉节点的电位的控制下,根据第一电平信号下拉上拉节点的电位;输出电路,用于在上拉节点的电位的控制下,根据时钟信号输出输出信号;漏电补充电路,用于在输出信号的控制下,通过第一辅助控制电路对上拉节点进行电流补充。本公开所述移位寄存器单元、栅极驱动电路及显示装置能够解决上拉节点漏电和不能保持的问题。
-
-
-
-
-
-
-
-
-