一种基于FPGA的JPEG编码码流控制方法和装置

    公开(公告)号:CN116489361B

    公开(公告)日:2023-09-26

    申请号:CN202310744995.1

    申请日:2023-06-25

    Abstract: 本发明公开了一种基于FPGA的JPEG编码码流控制方法和装置,该方法基于FPGA实现JPEG图像编码,同时根据编码码流大小和输出带宽大小,通过调节编码参数实时调节JPEG编码器输出码流;首先确定输入图像分辨率、帧率、输入模式、量化位宽、压缩质量系数、编码输出模式、输出带宽限制、优化策略和优化模式;然后在配置参数发生改变时,根据输入参数对图像进行优化;再对输入图像进行JPEG编码压缩;最后根据输出带宽限制和编码压缩后图像的编码大小调节优化系数。本发明采用流水线设计,处理延迟低,适配灰度图和彩色图,根据输出带宽实时调节编码器,在保证图像大小满足带宽的前提下,保证编码质量,提高了输出带宽的利用率。

    一种基于FPGA的实时图像去马赛克方法、装置和介质

    公开(公告)号:CN116342394B

    公开(公告)日:2023-08-18

    申请号:CN202310618823.X

    申请日:2023-05-30

    Abstract: 本发明公开了一种基于FPGA的实时图像去马赛克方法、装置和介质,该方法基于FPGA实现RAW域到RGB域的实时性转换,首先确定RAW域图像排列模式、图像分辨率大小、量化位宽、每个时钟输入像素点数和每个时钟输出像素点数;然后确定不同分量的插值模板;其次根据插值模板对图像进行行列流水线缓存获取待插值矩阵;再根据插值模板和待插值矩阵计算目标像素点缺失的通道分量;最后对插值结果进行转换处理输出。本发明采用流水线设计,处理延迟低,可利用像素间的相关信息提高插值质量,计算复杂度低,计算灵活,可灵活适配不同分辨率、不同量化位宽、不同RAW域排列模式、不同每个时钟输入像素点数和每个时钟输出像素点数的情况。

    一种基于FPGA的JPEG编码码流控制方法和装置

    公开(公告)号:CN116489361A

    公开(公告)日:2023-07-25

    申请号:CN202310744995.1

    申请日:2023-06-25

    Abstract: 本发明公开了一种基于FPGA的JPEG编码码流控制方法和装置,该方法基于FPGA实现JPEG图像编码,同时根据编码码流大小和输出带宽大小,通过调节编码参数实时调节JPEG编码器输出码流;首先确定输入图像分辨率、帧率、输入模式、量化位宽、压缩质量系数、编码输出模式、输出带宽限制、优化策略和优化模式;然后在配置参数发生改变时,根据输入参数对图像进行优化;再对输入图像进行JPEG编码压缩;最后根据输出带宽限制和编码压缩后图像的编码大小调节优化系数。本发明采用流水线设计,处理延迟低,适配灰度图和彩色图,根据输出带宽实时调节编码器,在保证图像大小满足带宽的前提下,保证编码质量,提高了输出带宽的利用率。

    存内计算结果的读出电路、读出方法及存储器

    公开(公告)号:CN117037871B

    公开(公告)日:2024-02-27

    申请号:CN202311298426.5

    申请日:2023-10-09

    Abstract: 本申请涉及一种存内计算结果的读出电路、读出方法及存储器,该电路包括依次连接的钳位电路、电流镜电路、放大电路以及模数转换电路,钳位电路、电流镜电路与铁电存储阵列的位线连接,模数转换电路与控制器连接;钳位电路用于将位线的电压锁定为预设电压;电流镜电路用于基于预设电压对位线的电流进行采样,并转换为对应的采样电压;放大电路用于放大采样电压;模数转换电路用于将放大处理后的采样电压进行模数转换,得到转换电压并发送至控制器,控制器基于转换电压得到对应的存内计算结果,解决了相关技术中存在的通过读取铁电存储阵列(56)对比文件黄江波;付炜;付志红.一种钳位电压源时域发射电路研究与设计.电子科技.2018,(06),31-35.

    基于四列列向量分块奇异值分解的图像压缩方法

    公开(公告)号:CN116170601B

    公开(公告)日:2023-07-11

    申请号:CN202310451246.X

    申请日:2023-04-25

    Abstract: 本发明公开一种基于四列列向量分块奇异值分解的图像压缩方法,该方法中待压缩图像以矩阵形式输入,每四列图像元素为一组进行平均分块,一列图像元素对应一列列向量,对每一块内的四列列向量进行两两组合,并分别计算各种组合对应的二阶范数以及单位向量内积,根据单位列向量内积大小,决定最终组合方式以及数据源头交换规则;并执行单边雅克比旋转计算操作;与列向量输入数据源头交换规则相一致,单边雅克比计算更新的结果输出也按照相应规则写回并覆盖原有的列向量数据。本发明可实现矩阵奇异值分解的图像压缩过程低效计算行为减少、收敛速度加快以及并行计算效率提升。

    一种基于FPGA的实时图像去马赛克方法、装置和介质

    公开(公告)号:CN116342394A

    公开(公告)日:2023-06-27

    申请号:CN202310618823.X

    申请日:2023-05-30

    Abstract: 本发明公开了一种基于FPGA的实时图像去马赛克方法、装置和介质,该方法基于FPGA实现RAW域到RGB域的实时性转换,首先确定RAW域图像排列模式、图像分辨率大小、量化位宽、每个时钟输入像素点数和每个时钟输出像素点数;然后确定不同分量的插值模板;其次根据插值模板对图像进行行列流水线缓存获取待插值矩阵;再根据插值模板和待插值矩阵计算目标像素点缺失的通道分量;最后对插值结果进行转换处理输出。本发明采用流水线设计,处理延迟低,可利用像素间的相关信息提高插值质量,计算复杂度低,计算灵活,可灵活适配不同分辨率、不同量化位宽、不同RAW域排列模式、不同每个时钟输入像素点数和每个时钟输出像素点数的情况。

    存内计算结果的读出电路、读出方法及存储器

    公开(公告)号:CN117037871A

    公开(公告)日:2023-11-10

    申请号:CN202311298426.5

    申请日:2023-10-09

    Abstract: 本申请涉及一种存内计算结果的读出电路、读出方法及存储器,该电路包括依次连接的钳位电路、电流镜电路、放大电路以及模数转换电路,钳位电路、电流镜电路与铁电存储阵列的位线连接,模数转换电路与控制器连接;钳位电路用于将位线的电压锁定为预设电压;电流镜电路用于基于预设电压对位线的电流进行采样,并转换为对应的采样电压;放大电路用于放大采样电压;模数转换电路用于将放大处理后的采样电压进行模数转换,得到转换电压并发送至控制器,控制器基于转换电压得到对应的存内计算结果,解决了相关技术中存在的通过读取铁电存储阵列的源线电流得到存内计算结果准确度较低的问题。

    一种基于FPGA的对称矩阵脉动阵列LDL分解器

    公开(公告)号:CN116680510A

    公开(公告)日:2023-09-01

    申请号:CN202310519879.X

    申请日:2023-05-10

    Abstract: 本发明公开了一种基于FPGA的对称矩阵脉动阵列LDL分解器,该分解器通过以下方法获取:首先基于LDL分解的基本分解公式进行分解,以获取对角矩阵对应的对角向量D、下三角矩阵L和三个中间变量;然后将脉动阵列设计成三维阵列的形式,输入对称矩阵,以获取脉动阵列运行时的顺序结构;再对脉动阵列中的所有节点进行模块化设计,以获取基础模块,其中边界节点的输入单独设计;最后按照脉动阵列运行时的顺序结构对基础模块进行调用与连接,以构建LDL分解器。本发明通过五种基础模块实现一个可扩展的LDL分解器,能够逐列以并行流水线形式完成对称矩阵的连续输入输出,同时可以根据使用要求修改对称矩阵的尺寸以适用不同的应用环境。

    基于四列列向量分块奇异值分解的图像压缩方法

    公开(公告)号:CN116170601A

    公开(公告)日:2023-05-26

    申请号:CN202310451246.X

    申请日:2023-04-25

    Abstract: 本发明公开一种基于四列列向量分块奇异值分解的图像压缩方法,该方法中待压缩图像以矩阵形式输入,每四列图像元素为一组进行平均分块,一列图像元素对应一列列向量,对每一块内的四列列向量进行两两组合,并分别计算各种组合对应的二阶范数以及单位向量内积,根据单位列向量内积大小,决定最终组合方式以及数据源头交换规则;并执行单边雅克比旋转计算操作;与列向量输入数据源头交换规则相一致,单边雅克比计算更新的结果输出也按照相应规则写回并覆盖原有的列向量数据。本发明可实现矩阵奇异值分解的图像压缩过程低效计算行为减少、收敛速度加快以及并行计算效率提升。

Patent Agency Ranking