一种IO总线之间的0切换冗余系统
    2.
    发明公开

    公开(公告)号:CN117420781A

    公开(公告)日:2024-01-19

    申请号:CN202311579856.4

    申请日:2023-11-24

    Abstract: 本发明涉及工业控制系统通信技术领域,公开了一种IO总线之间的0切换冗余系统,包括:若干机架、主控制模块、若干通讯模块、若干I O模块、若干BLVDS总线和若干LVDS总线;每个所述主控制模块或者所述通讯模块通过所述BLVDS总线与若干所述IO模块连接形成一路BLVDS总线网络结构,每路所述BLVDS总线网络结构集成在一个所述机架上;所述主控制模块与若干所述通讯模块通过所述LVDS总线连接形成LVDS环形网络结构;本发明提出了基于LVDS总线及总线扩展模块的一种IO总线之间的0切换冗余方法,以IO总线环形总线结构,能够提供低成本的IO扩展方案,且保证了I O总线的安全可靠性。

    固件防护方法、装置、系统及电子介质

    公开(公告)号:CN119646903A

    公开(公告)日:2025-03-18

    申请号:CN202411869365.8

    申请日:2024-12-18

    Abstract: 本申请公开了一种固件防护方法、装置、系统及电子介质,通过以FPGA作为核心执行体并运用椭圆曲线数字签名算法,实现了对工业控制系统固件的全方位高效保护,有效解决了现有技术易被绕过、安全性不足等问题,显著提升了固件安全性,具备强大的防篡改、防非法访问及恶意软件感染能力,同时兼具卓越的可靠性,其完善的保护、检测与恢复机制确保系统稳定运行,且凭借FPGA的特性拥有良好的可扩展性,能适配多种规模和复杂程度的工业控制场景,有力保障工业生产的连续性、稳定性与安全性,极大降低因固件安全问题导致的经济损失与安全风险。

    固件安全启动方法、装置、系统及电子介质

    公开(公告)号:CN119646829A

    公开(公告)日:2025-03-18

    申请号:CN202411869360.5

    申请日:2024-12-18

    Abstract: 本申请提供一种固件安全启动方法、装置、系统及电子介质,通过硬件度量根对固件安全启动过程的顺序控制、异常检测与阻断,结合基于公钥的多阶段文件签名与特征信息验证,有效防止固件被篡改与非法注入,利用安全芯片增强安全性并建立安全监控机制,保障系统全生命周期的固件安全;同时硬件度量根具备周期性固件完整性检测及受损时高效的可信固件恢复功能,可快速修复并重新验证,减少系统停机时间与生产损失极大提升了DCS控制器在复杂工业环境中的固件保护能力与整体性能。

    一种基于BLVDS的工业控制系统IO总线时间同步方法

    公开(公告)号:CN117687333A

    公开(公告)日:2024-03-12

    申请号:CN202311572756.9

    申请日:2023-11-23

    Abstract: 本发明公开了一种基于BLVDS的工业控制系统IO总线时间同步方法,包括如下步骤,主设备获取基准时间同步信息并将基准时间同步信息锁存;进行时间补偿算法得到精准时间补偿值;读取锁存的基准时间同步信息并累加精准时间补偿值得到时间同步帧;主设备将时间同步帧发送到从设备,从设备复位时间补偿算法进行时间补偿计算并累加时间同步帧中的数据进行时间同步;无需新增时间同步总线,使用主控制设备决策BLVDS总线上数据传输、时间同步权限,保证了时间同步机制的稳定性;并且能够根据实际情况,更改时间同步为广播或精准的方式,应用于更多的场景,更具备灵活性以及实用性。

Patent Agency Ranking