-
公开(公告)号:CN110543440B
公开(公告)日:2023-05-23
申请号:CN201910744503.2
申请日:2019-08-13
摘要: 本发明提供一种双口地址总线的软件寻址方法,应用于通过双口RAM的第一口与RAM通信的处理器,第一口为双口RAM地址总线取反一端,双口RAM的第二口为双口RAM地址总线未取反一端,其特征在于,包括:获取处理器输入的输入地址;获取处理器的输出地址总线的第一最低位和处理器输入地址总线的第二最低位;根据第一最低位和第二最低位,将输入地址转化为第一口访问双口的地址。本发明针对双口RAM的两套地址总线一端取反,一端未取反的硬件状态,利用软件方法找到相对应的储存器单元地址。
-
公开(公告)号:CN112068985A
公开(公告)日:2020-12-11
申请号:CN202010912592.X
申请日:2020-09-02
摘要: 本发明属于存储器数据检纠错技术领域,涉及一种带编程指令自动识别的32位NORFLASH存储器ECC数据检纠错实现方法,特别是涉及高安全计算机中程序存储器数据检纠错能力提高的实现方法。本发明,解决高安全计算机系统中NOR型FLASH存储器代码信息或数据的完整性问题;适合高安全计算机数据完整性加固设计。
-
公开(公告)号:CN110543440A
公开(公告)日:2019-12-06
申请号:CN201910744503.2
申请日:2019-08-13
摘要: 本发明提供一种双口地址总线的软件寻址方法,应用于通过双口RAM的第一口与RAM通信的处理器,第一口为双口RAM地址总线取反一端,双口RAM的第二口为双口RAM地址总线未取反一端,其特征在于,包括:获取处理器输入的输入地址;获取处理器的输出地址总线的第一最低位和处理器输入地址总线的第二最低位;根据第一最低位和第二最低位,将输入地址转化为第一口访问双口的地址。本发明针对双口RAM的两套地址总线一端取反,一端未取反的硬件状态,利用软件方法找到相对应的储存器单元地址。
-
公开(公告)号:CN112068985B
公开(公告)日:2023-10-20
申请号:CN202010912592.X
申请日:2020-09-02
摘要: 本发明属于存储器数据检纠错技术领域,涉及一种带编程指令自动识别的32位NORFLASH存储器ECC数据检纠错实现方法,特别是涉及高安全计算机中程序存储器数据检纠错能力提高的实现方法。本发明,解决高安全计算机系统中NOR型FLASH存储器代码信息或数据的完整性问题;适合高安全计算机数据完整性加固设计。
-
-
-