-
公开(公告)号:CN103684437A
公开(公告)日:2014-03-26
申请号:CN201310364179.4
申请日:2013-08-20
申请人: 中国科学院电子学研究所
IPC分类号: H03L7/085
摘要: 本发明公布一种延时链控制码自适应的快速延时锁定环路,包括一数字控制延时链,用于产生相互间相位差为90°的四个时钟信;一鉴相器,用于输出延时差指示信号的超前或滞后信号;一粗调时间数字转换器,用于输出粗调延时链控制码;一粗调双向移位寄存器链,用于生成并输出粗调延时链控制码;一精调时间数字转换器,用于产生并输出精调延时链控制码;一精调双向移位寄存器链,用于产生并输出精调延时链控制码,如果精调延时链控制码不能满足延时调节,则产生启动控制信号,控制粗调双向移位寄存器链进行粗调延时链的重调节;如果精调延时链控制码满足延时调节,则通过精调时间数字转换器和精调双向移位寄存器链关闭启动控制信号。
-
公开(公告)号:CN102368683B
公开(公告)日:2013-03-20
申请号:CN201010592148.0
申请日:2010-12-16
申请人: 中国科学院电子学研究所
IPC分类号: H03K5/02
摘要: 本发明公开了一种低功耗微弱信号放大整形电路,涉及集成电路技术,包括基准源电路、放大电路和施密特触发器整形电路。其中,放大电路由一个opa,两个电容,两个PMOS构成,施密特触发器电路由三个PMOS管,三个NMOS管、一个反向器INV和一个SR触发器构成,基准电路由二个PMOS管,二个NMOS管和三个电阻构成。本发明采用了一种翻转阈值可控的混合模式施密特触发器,并且使用三个等间隔的负温度系数基准电压偏置预放大电路和施密特触发器,确保电路在任何PVT条件下皆能保持较高的精确度。本发明电路具有较低的功耗,同时具有较高的抗PVT变化能力。
-
公开(公告)号:CN102385409A
公开(公告)日:2012-03-21
申请号:CN201110311069.2
申请日:2011-10-14
申请人: 中国科学院电子学研究所
IPC分类号: G05F1/56
摘要: 本发明公开了一种同时提供零温度系数电压和电流基准的VGS/R型基准源,涉及CMOS集成电路技术,包括两个PMOS管,两个NMOS管,一个负温度系数电阻和一个正温度系数电阻。本发明的VGS/R型基准源电路,在传统的VGS/R型电路的基础上增加了一个正温度系数的电阻。相比于传统的VGS/R型基准源电路只可以提供一个恒电流基准,改进的电路除了可提供一个恒电流基准外,还可以同时提供一个零温度系数的恒电压基准。同时,该改进结构不增加任何功耗,且结构简单,功耗低,版图面积小。
-
公开(公告)号:CN102385409B
公开(公告)日:2013-12-04
申请号:CN201110311069.2
申请日:2011-10-14
申请人: 中国科学院电子学研究所
IPC分类号: G05F1/56
摘要: 本发明公开了一种同时提供零温度系数电压和电流基准的VGS/R型基准源,涉及CMOS集成电路技术,包括两个PMOS管,两个NMOS管,一个负温度系数电阻和一个正温度系数电阻。本发明的VGS/R型基准源电路,在传统的VGS/R型电路的基础上增加了一个正温度系数的电阻。相比于传统的VGS/R型基准源电路只可以提供一个恒电流基准,改进的电路除了可提供一个恒电流基准外,还可以同时提供一个零温度系数的恒电压基准。同时,该改进结构不增加任何功耗,且结构简单,功耗低,版图面积小。
-
公开(公告)号:CN103199806A
公开(公告)日:2013-07-10
申请号:CN201310044927.0
申请日:2013-02-04
申请人: 中国科学院电子学研究所
IPC分类号: H03F3/45 , H03K19/0175
摘要: 本发明为对传感器信号处理的可编程的模拟单元,具有第一可编程开关电容组,接收来自外部的传感器差分信号;第二可编程开关电容组,接收来自外部的传感器差分信号;可编程主全差分运算放大器,用于生成并输出信号处理后的主全差分信号;第一可编程从全差分运算放大器,用于生成并输出从全差分信号;第二可编程从全差分运算放大器,用于对生成并输出从全差分信号;输出多路选择器,用于选择并输出一路差分输出信号;输出控制模块,生成并输出正负反相或调制的差分输出信号。本发明可实现微小电容、微小电压传感信号读出和模拟信号处理,应用在角速度、加速度等物理量的传感器信号检测,适用于FPAA、FPMA以及PSOC电路中。
-
公开(公告)号:CN102254356B
公开(公告)日:2013-05-01
申请号:CN201010597868.6
申请日:2010-12-21
申请人: 中国科学院电子学研究所
IPC分类号: G07B15/06
摘要: 本发明公开了一种适用于国家标准的电子收费系统唤醒电路,涉及集成电路技术,其包括:一放大电路与检波器输出相连,用以把检波器的输入信号进行预放大后,输出给数字处理模块;一振荡器用以产生时钟信号输出给数字处理模块;一基准源电路用以产生基准电流和基准电压,提供给预放大电路和振荡器;数字处理模块依据振荡器输入的时钟信号,判断放大电路的输入信号是否为连续6-17个在10KHz-25KHz之间的信号,若是,则输出唤醒脉冲。本发明电路具有功耗低,灵敏度适中,抗工艺、电压和温度(Process,Voltage,Temperature,简称PVT)变化能力强等优点。
-
公开(公告)号:CN102368683A
公开(公告)日:2012-03-07
申请号:CN201010592148.0
申请日:2010-12-16
申请人: 中国科学院电子学研究所
IPC分类号: H03K5/02
摘要: 本发明公开了一种低功耗微弱信号放大整形电路,涉及集成电路技术,包括基准源电路、放大电路和施密特触发器整形电路。其中,放大电路由一个opa,两个电容,两个PMOS构成,施密特触发器电路由三个PMOS管,三个NMOS管、一个反向器INV和一个SR触发器构成,基准电路由二个PMOS管,二个NMOS管和三个电阻构成。本发明采用了一种翻转阈值可控的混合模式施密特触发器,并且使用三个等间隔的负温度系数基准电压偏置预放大电路和施密特触发器,确保电路在任何PVT条件下皆能保持较高的精确度。本发明电路具有较低的功耗,同时具有较高的抗PVT变化能力。
-
公开(公告)号:CN103199806B
公开(公告)日:2015-12-02
申请号:CN201310044927.0
申请日:2013-02-04
申请人: 中国科学院电子学研究所
IPC分类号: H03F3/45 , H03K19/0175
摘要: 本发明为对传感器信号处理的可编程的模拟单元,具有第一可编程开关电容组,接收来自外部的传感器差分信号;第二可编程开关电容组,接收来自外部的传感器差分信号;可编程主全差分运算放大器,用于生成并输出信号处理后的主全差分信号;第一可编程从全差分运算放大器,用于生成并输出从全差分信号;第二可编程从全差分运算放大器,用于对生成并输出从全差分信号;输出多路选择器,用于选择并输出一路差分输出信号;输出控制模块,生成并输出正负反相或调制的差分输出信号。本发明可实现微小电容、微小电压传感信号读出和模拟信号处理,应用在角速度、加速度等物理量的传感器信号检测,适用于FPAA、FPMA以及PSOC电路中。
-
公开(公告)号:CN103093508B
公开(公告)日:2015-11-04
申请号:CN201110347582.7
申请日:2011-11-07
申请人: 中国科学院电子学研究所
IPC分类号: G07B15/06
摘要: 本发明公开了一种适用于电子收费(ETC)系统的两级唤醒电路,涉及集成电路技术,包括初级、次级唤醒电路。初级唤醒电路功耗低,待机状态下一直工作。次级唤醒电路灵敏度适中,稳定性好,抗PVT变化能力强,可精确判断输入信号是否为ETC唤醒信号,但功耗较高,待机状态下处于休眠状态,其唤醒与休眠由初级唤醒电路控制。本发明的两级唤醒电路中,初级唤醒电路和次级唤醒电路联合使用,使整个ETC两级唤醒电路即具有初级唤醒电路待机功耗低的优点,又具有次级唤醒电路灵敏度适中,稳定性好,误唤醒率低等特点。同时,本发明的初级唤醒电路中,采用了一种新型无需外接偏置的低功耗微弱信号放大电路,使得初级唤醒电路功耗很低。
-
公开(公告)号:CN103383677A
公开(公告)日:2013-11-06
申请号:CN201210135455.5
申请日:2012-05-03
申请人: 中国科学院电子学研究所
IPC分类号: G06F15/78
CPC分类号: Y02D10/12
摘要: 本发明公开了一种无线可编程片上系统,包括中央处理控制器、可编程模块及其可编程互联,该系统还包括双模式无线收发模块,所述双模式无线收发模块与中央处理控制器相连接,能够从系统内部进行预配置,并根据该预配置以无线方式从系统外部接收配置信息,实现整个无线可编程片上系统的无线配置。该双模式无线收发模块本身也是可配置的,在接收完配置信息后,又可以根据接收的配置信息进行重新配置,实现新的功能。本发明的系统兼具无线配置和无线收发功能,既可以实现在恶劣环境下的可编程系统的配置升级、又可以简化同时配置多芯片的过程,而新增的无线收发模块本身又是可重新配置的,在无线配置后又可以实现新的功能,避免无线收发电路在多数工作时间内闲置,从而避免了芯片面积和能耗的浪费。
-
-
-
-
-
-
-
-
-