-
公开(公告)号:CN103218338B
公开(公告)日:2015-10-07
申请号:CN201310086510.0
申请日:2013-03-19
Applicant: 中国科学院声学研究所
Abstract: 本发明公开了一种信号处理机系统实时多DSP调试系统,主要包括单板计算机、DSP信号处理板和其他板卡,其中单板计算机是信号处理机的主设备,具有控制、显示、数据存储功能,可通过VME总线与信号处理机的其他板卡进行通信;DSP信号处理板是信号处理机的从设备,用以实现大量的信号处理算法,主要由多个DSP和FPGA模块构成;其中,所述单板计算机通过VME总线将DSP程序传输到所述DSP信号处理板,然后由所述信号处理板上的FPGA模块通过HPI总线将程序加载到各个DSP。采用本发明提出的技术方案,可以实时的调试DSP程序,不会中断程序的运行,并且通过HPI接口调试DSP的方法,数据传输速率可以达到几百MB/s,与传统调试方法相比,提高了一个数量级,并可同时调试多个板卡的多个DSP。
-
公开(公告)号:CN103217681A
公开(公告)日:2013-07-24
申请号:CN201310086489.4
申请日:2013-03-19
Applicant: 中国科学院声学研究所
IPC: G01S7/52
Abstract: 本发明公开了一种树形拓扑结构多处理器声纳信号处理装置和相应的方法,其中该装置主要包括多通道A/D模块、CPU主控模块、信号处理模块、总线背板。采用本发明提出的装置,在多处理器互联中,任意DSP芯片程序故障,仅需由主DSP芯片对相应故障单元进行复位,结果上仅损失某一帧数据结果,其他运算单元仍可给出正确结果,因此数据通信实时性好、系统处理效率高、系统稳定性好并方便系统扩展。
-
公开(公告)号:CN103163785A
公开(公告)日:2013-06-19
申请号:CN201310086595.2
申请日:2013-03-19
Applicant: 中国科学院声学研究所
IPC: G05B17/02
Abstract: 本发明公开了一种声纳半实物仿真系统,其中该系统包括仿真上位机、D/A转换箱、信号采集模块、总线背板、DSP信号处理板、信号处理上位机,其中DSP信号处理板和信号处理上位机构成信号处理的运算部分。本发明提出的树形拓扑结构半实物仿真系统,可以验证树形结构下算法的正确性、实时性、有效性,并且系统的通用性好。
-
公开(公告)号:CN103163785B
公开(公告)日:2016-03-30
申请号:CN201310086595.2
申请日:2013-03-19
Applicant: 中国科学院声学研究所
IPC: G05B17/02
Abstract: 本发明公开了一种声纳半实物仿真系统,其中该系统包括仿真上位机、D/A转换箱、信号采集模块、总线背板、DSP信号处理板、信号处理上位机,其中DSP信号处理板和信号处理上位机构成信号处理的运算部分。本发明提出的树形拓扑结构半实物仿真系统,可以验证树形结构下算法的正确性、实时性、有效性,并且系统的通用性好。
-
公开(公告)号:CN103217681B
公开(公告)日:2015-05-06
申请号:CN201310086489.4
申请日:2013-03-19
Applicant: 中国科学院声学研究所
IPC: G01S7/52
Abstract: 本发明公开了一种树形拓扑结构多处理器声纳信号处理方法,其中该CPU控制模块初始化主DSP模块、从DSP模块,并向主DSP模块传递参数;主DSP模块向从DSP模块发出接收初始化信息,各从DSP模块执行内存准备、波束形成权系数准备、将上次处理结果存入历史记录;采用本发明提出的装置,在多处理器互联中,任意DSP芯片程序故障,仅需由主DSP芯片对相应故障单元进行复位,结果上仅损失某一帧数据结果,其他运算单元仍可给出正确结果,因此数据通信实时性好、系统处理效率高、系统稳定性好并方便系统扩展。
-
公开(公告)号:CN103218338A
公开(公告)日:2013-07-24
申请号:CN201310086510.0
申请日:2013-03-19
Applicant: 中国科学院声学研究所
Abstract: 本发明公开了一种信号处理机系统实时多DSP调试系统,主要包括单板计算机、DSP信号处理板和其他板卡,其中单板计算机是信号处理机的主设备,具有控制、显示、数据存储功能,可通过VME总线与信号处理机的其他板卡进行通信;DSP信号处理板是信号处理机的从设备,用以实现大量的信号处理算法,主要由多个DSP和FPGA模块构成;其中,所述单板计算机通过VME总线将DSP程序传输到所述DSP信号处理板,然后由所述信号处理板上的FPGA模块通过HPI总线将程序加载到各个DSP。采用本发明提出的技术方案,可以实时的调试DSP程序,不会中断程序的运行,并且通过HPI接口调试DSP的方法,数据传输速率可以达到几百MB/s,与传统调试方法相比,提高了一个数量级,并可同时调试多个板卡的多个DSP。
-
公开(公告)号:CN103324596A
公开(公告)日:2013-09-25
申请号:CN201310086614.1
申请日:2013-03-19
Applicant: 中国科学院声学研究所
IPC: G06F13/40
Abstract: 本发明公开了一种基于X86体系结构处理器的VME单板计算机装置,所述装置包括CPU模块、PCI或PCIE总线桥芯片以及接口模块,其中所述CPU模块为嵌入式计算机模块,通过PCI或PCIE总线连接于所述PCI或PCIE总线桥芯片;所述PCI或PCIE总线桥芯片,通过PCI或PCIE总线连接于所述CPU模块和通过本地总线连接于所述接口模块,用于PCI或PCIE总线到本地总线之间的转换;所述接口模块,通过本地总线连接于所述PCI或PCIE总线桥芯片,用于通过FPGA实现本地总线到VME总线的转换。采用本发明的装置,通过PCI或PCIE总线桥芯片+FPGA(可编程逻辑器件)的设计,方便对板间接口自定义,大大提高了VME单板计算机的总线带宽。
-
-
-
-
-
-