-
公开(公告)号:CN101179748B
公开(公告)日:2011-05-25
申请号:CN200710178887.3
申请日:2007-12-06
Applicant: 中兴通讯股份有限公司
Abstract: 本发明公开了一种高性能通讯计算架构体系中的配置和测试系统,包括:JTAG桥片,位于被测试单板上,用于在测试控制单元控制下选通所述JTAG桥片连接的JTAG器件、JTAG链、JTAG桥片和/或JTAG驱动;测试控制单元,用于获得用于进行测试或配置的测试向量,并控制JTAG桥片选通所述JTAG桥片连接的JTAG器件、JTAG链、JTAG桥片和/或JTAG驱动,从而连通到指定的JTAG器件和/或JTAG链,向所述指定的JTAG器件和/或JTAG链发送所述测试向量以进行测试或配置。从而提升ATCA中测试和配置速度并可进行管理板测试和配置。
-
公开(公告)号:CN1564506A
公开(公告)日:2005-01-12
申请号:CN200410026826.1
申请日:2004-04-09
Applicant: 中兴通讯股份有限公司
IPC: H04L7/04
Abstract: 一种高速串行数据的随路时钟传输装置,涉及通讯领域的时钟传输技术。包括系统同步时钟分发装置、串化器和解串器,随路时钟插入装置和提取装置;所述随路时钟插入装置,包括发送控制器、伪随机序列发生器和选择器;所述随路时钟提取装置,包括检测窗口生成器和序列检测器。本发明充分利用系统分发的同步时钟提供的信息,然后添加少量的逻辑资源,不需要占用一个专有通道,而只需要占用一个通道的少量空闲时隙,即可准确实现系统内不同单元之间随路时钟的插入和提取,可以节约并行口和提高串行传输率。
-
公开(公告)号:CN1291837A
公开(公告)日:2001-04-18
申请号:CN99124917.8
申请日:1999-11-30
Applicant: 深圳市中兴通讯股份有限公司
IPC: H04M3/06
Abstract: 双音频信号的多重检测方法,包括双音频检测、低频特性检测、高频特性检测、谐波特性检测;采用上述方法的收号装置(11),包括串并转换单元(110)、双音频检测单元(112)、低频特性检测单元(113)、高频特性检测单元(114)、谐波特性检测单元(115)和号码输出单元(116);本发明所述方法采用较弱的双音频检测门限以提高鲁棒性,通过多重检测改善抗语音能力;所述收号装置(11)可用通用DSP芯片实现。
-
公开(公告)号:CN1484421A
公开(公告)日:2004-03-24
申请号:CN02137030.3
申请日:2002-09-18
Applicant: 深圳市中兴通讯股份有限公司
IPC: H04M3/56
Abstract: 一种用数字信号处理器实现电话会议的方法,本发明采用的是以通用数字信号处理器DSP做为硬件平台,用软件来实现电话会议的功能,是一种通用硬件加软件的方法。硬件平台也是DSP的PCM串行接口完成多路话音的输入、输出及控制接口用于外部CPU对DSP芯片的代码下载、命令控制与响应。本发明与现在实现电话会议所采用的纯专用硬件相比:专用芯片的专用性使得其应用范围狭窄、灵活性差、通用性差、价格高;ASIC芯片的开发十分复杂、周期很长,灵活性差。而DSP芯片是一种通用芯片,是现代电子技术发展的主流方向之一,用DSP做为硬件平台,具有很强的通用性和灵活性,价格低,本方法的音量调节范围宽,并可实现自动调节。
-
公开(公告)号:CN1464647A
公开(公告)日:2003-12-31
申请号:CN02112090.0
申请日:2002-06-13
Applicant: 深圳市中兴通讯股份有限公司
Abstract: 本发明公开了一种数字信号音的相位反转检测方法和设备,不采用直接的相位计算,而是利用2100Hz数字信号采样点之间相位差的特殊关系并通过合理的估算实现相位检测。对每一采样点只需做二次乘法和一次加法运算,仅需三个记忆单元、两个乘法器、一个加法器和一个判别器即可实现,克服了现有技术复杂、适应性差、可靠性低等不足之处,既可使用DSP、通用处理器实现,也可使用FPGA很方便地实现。检测精度完全符合国际电联相关协议的要求,可方便地应用于语音与低速数据混合通讯系统中。
-
公开(公告)号:CN100463476C
公开(公告)日:2009-02-18
申请号:CN02137030.3
申请日:2002-09-18
Applicant: 中兴通讯股份有限公司
IPC: H04M3/56
Abstract: 一种用数字信号处理器实现电话会议的方法,本发明采用的是以通用数字信号处理器DSP做为硬件平台,用软件来实现电话会议的功能,是一种通用硬件加软件的方法。硬件平台也是DSP的PCM串行接口完成多路话音的输入、输出及控制接口用于外部CPU对DSP芯片的代码下载、命令控制与响应。本发明与现在实现电话会议所采用的纯专用硬件相比:专用芯片的专用性使得其应用范围狭窄、灵活性差、通用性差、价格高;ASIC芯片的开发十分复杂、周期很长,灵活性差。而DSP芯片是一种通用芯片,是现代电子技术发展的主流方向之一,用DSP做为硬件平台,具有很强的通用性和灵活性,价格低,本方法的音量调节范围宽,并可实现自动调节。
-
公开(公告)号:CN1553679A
公开(公告)日:2004-12-08
申请号:CN03131804.5
申请日:2003-06-04
Applicant: 中兴通讯股份有限公司
Abstract: 本发明提供一种来电显示业务实现方法,该方法包括以下步骤:终端交换机根据发端交换机外部CPU命令,发送来电显示信号;利用查表法对来电显示信号数据进行调制处理;向被叫端传送调制后的来电显示信号数据;被叫端终端设备完成来电显示业务,程序结束。本发明提供了一种占用存储空间小,运算速度快的来电显示业务实现方法;由于通用数字信号处理器是一种通用芯片,其相对于专用芯片和专用电路来说,功能更强大,价格更便宜;另一方面,由于综合接入设备的语音处理核心也是数字信号处理器,所以不需要再单独配备数字信号处理器,成本会更为低廉。
-
公开(公告)号:CN101276285A
公开(公告)日:2008-10-01
申请号:CN200810100116.7
申请日:2008-05-22
Applicant: 中兴通讯股份有限公司
Abstract: 本发明提供了一种电信系统级的烧结方法,应用于电信系统,其中所述电信系统管理板通过联合测试行动组织JTAG测试总线和业务单板的JTAG桥片连接,包含以下步骤:A.机框上电后,管理板获取待烧结JTAG器件所在业务单板的单板信息;B.管理板根据所述单板信息,获取要烧结至该JTAG器件的烧结文件,将所述烧结文件通过JTAG测试总线烧结至所述JTAG器件。本发明解决了整框升级的难点,将SJTAG技术应用于电信级系统中,提供一种整框自动烧结、烧结后校验、整框测试的方法,可以提高生产线的效率。
-
公开(公告)号:CN100369448C
公开(公告)日:2008-02-13
申请号:CN03131804.5
申请日:2003-06-04
Applicant: 中兴通讯股份有限公司
Abstract: 本发明提供一种来电显示业务实现方法,该方法包括以下步骤:终端交换机根据发端交换机外部CPU命令,发送来电显示信号;利用查表法对来电显示信号数据进行调制处理;向被叫端传送调制后的来电显示信号数据;被叫端终端设备完成来电显示业务,程序结束。本发明提供了一种占用存储空间小,运算速度快的来电显示业务实现方法;由于通用数字信号处理器是一种通用芯片,其相对于专用芯片和专用电路来说,功能更强大,价格更便宜;另一方面,由于综合接入设备的语音处理核心也是数字信号处理器,所以不需要再单独配备数字信号处理器,成本会更为低廉。
-
公开(公告)号:CN1301605C
公开(公告)日:2007-02-21
申请号:CN200410026826.1
申请日:2004-04-09
Applicant: 中兴通讯股份有限公司
IPC: H04L7/04
Abstract: 一种高速串行数据的随路时钟传输装置,涉及通讯领域的时钟传输技术。包括系统同步时钟分发装置、串化器和解串器,随路时钟插入装置和提取装置;所述随路时钟插入装置,包括发送控制器、伪随机序列发生器和选择器;所述随路时钟提取装置,包括检测窗口生成器和序列检测器。本发明充分利用系统分发的同步时钟提供的信息,然后添加少量的逻辑资源,不需要占用一个专有通道,而只需要占用一个通道的少量空闲时隙,即可准确实现系统内不同单元之间随路时钟的插入和提取,可以节约并行口和提高串行传输率。
-
-
-
-
-
-
-
-
-