-
公开(公告)号:CN108683505B
公开(公告)日:2021-01-05
申请号:CN201810376715.5
申请日:2018-04-25
Applicant: 东南大学
IPC: H04L9/32
Abstract: 本发明公开了一种具备安全性的APUF电路,包括(n+1)/2个单元和两个仲裁器,其中每个单元包括四个反相器和四个4选1多路选择器;该电路结构包含四条信号路径,每条信号路径由每个单元的一个反相器和一个多路选择器间隔排列构成,输入激励中每两位激励组成多路选择器的地址输入端信号,且其四个数据输入端连接至四个反相器形成交叉连接,多路选择器的输出端连接到下一个单元的反相器,以及将最后一个单元中第一和第四个多路选择器的数据输出端连接至同一个仲裁器,剩余两个多路选择器的数据输出端连接至另一个仲裁器,并根据两个仲裁器的输出进行异或得到响应。本发明每一个激励对应一个结构,没有固定的模型,具有较强的抗模型攻击能力和较高的唯一性。
-
公开(公告)号:CN107256370B
公开(公告)日:2019-12-10
申请号:CN201710395655.7
申请日:2017-05-27
Applicant: 东南大学
Abstract: 本发明公开一种基于SRAM‑PUF的模糊保险箱密钥存储方法,在注册阶段提取SRAM‑PUF的震荡点和待存储密钥生成模糊保险箱,将密钥存储于模糊保险箱中。在密钥重构阶段,使用SRAM‑PUF作为身份识别信息,可以筛选出模糊保险箱中的真实点以重构密钥。SRAM‑PUF的震荡点的分布会有一定的误差,因此本发明引入纠错编码来消除误差的影响,提高获取密钥的可靠性和稳定性。本发明利用PUF的不可克隆、不可复制的特性构造出一种安全的模糊保险箱来存储密钥。同时,该方法可以抵抗目前主流的各种攻击方法。
-
公开(公告)号:CN110334193A
公开(公告)日:2019-10-15
申请号:CN201910328761.2
申请日:2019-04-23
Applicant: 东南大学
IPC: G06F16/332 , G07C9/00 , G07F17/00 , G10L15/22
Abstract: 本发明公开了一种基于骑行过程中单车的智能交互系统及其交互方法,属于共享交通工具技术领域。一种基于骑行过程中单车的智能交互方法,包括步骤:已注册用户利用移动设备终端解锁单车;通过语音唤醒单车智能终端,当单车智能终端接收到用户语音指令后,以智能语音对话的方式应答用户;通过语音指令结束行程,并休眠单车智能终端,从而自动锁定单车。本发明提出一种与单车人机交互对话的方式,同时休眠模式的设计能较好的较低系统功耗,提升用户骑行体验,方便了用户目的地的查询与导航,使骑行更加安全。
-
公开(公告)号:CN109167664A
公开(公告)日:2019-01-08
申请号:CN201810677599.0
申请日:2018-06-27
Applicant: 东南大学
CPC classification number: H04L9/3278 , H04L9/0866 , H04L2209/12
Abstract: 本发明公开了一种基于异或门的可重构环形振荡器PUF电路,包括PUF延迟模块和末端控制模块,其中PUF延迟模块包括n个串联延迟单元,末端控制模块包括类延迟单元和反馈控制单元;所述每个延迟单元作为FPGA的一个CLB及均包含由异或门和选择单元组成且结构不同的两个Slice,其中异或门根据输入的激励信号进行连线或形成反相器,选择单元根据激励信号决定正跳变信号所输入的异或门并形成通路,及得到单个RO振荡环的输出信号;所述类延迟单元将其作为输入及输出整个RO振荡环的输出信号,反馈控制单元将其和反馈控制信号作为两个输入,处理获得和输出整个RO振荡环的输出信号。本发明具有简单易实现,可靠性、稳定性、随机性高,消耗资源少,激励响应对多等特点。
-
-
公开(公告)号:CN107966223A
公开(公告)日:2018-04-27
申请号:CN201711128606.3
申请日:2017-11-15
Applicant: 东南大学
Abstract: 本发明公开了一种振弦传感器激振优化方法和振弦采集装置,属于传感器检测控制技术领域。本发明的振弦传感器激振优化方法能够使得检测振弦传感器时,起振快,检测时间短,精度高。本发明激振优化方法结合高压脉冲和低压扫频两种激振方式,提高了激振的可靠性,并适用于各类振弦传感器的测量。本发明中的振弦采集装置便于应用振弦传感器激振优化方法,其主要包括电源管理电路、振弦激励采样电路、微控制单元MCU、烧写调试接口、无线通信模块和温湿度传感器模块。本发明的方法高效便利,相应装置集成度高、远程数据传输便利、成本低且调试便捷。
-
公开(公告)号:CN107426111A
公开(公告)日:2017-12-01
申请号:CN201710395540.8
申请日:2017-05-27
Applicant: 东南大学
IPC: H04L12/813 , H04L12/823 , H04L12/851 , H04L12/863
CPC classification number: H04L47/20 , H04L47/2433 , H04L47/326 , H04L47/6215
Abstract: 本发明提供一种硬件可实现的基于WRED算法的拥塞控制方法和装置,所述装置包括解析分类模块,用于对网络数据包进行解析与分类;WRED模块,用于对输入的网络数据包进行随机丢包处理;队列模块,用于对网络数据包进行缓存处理;出队调度模块,用于对队列中的网络数据包进行合理的调度外出。本发明相比于传统的拥塞控制方法,在保证网络数据包传输的公平性的同时,又保证了对优先级较高网络数据包的优先传输。
-
公开(公告)号:CN107256370A
公开(公告)日:2017-10-17
申请号:CN201710395655.7
申请日:2017-05-27
Applicant: 东南大学
Abstract: 本发明公开一种基于SRAM‑PUF的模糊保险箱密钥存储方法,在注册阶段提取SRAM‑PUF的震荡点和待存储密钥生成模糊保险箱,将密钥存储于模糊保险箱中。在密钥重构阶段,使用SRAM‑PUF作为身份识别信息,可以筛选出模糊保险箱中的真实点以重构密钥。SRAM‑PUF的震荡点的分布会有一定的误差,因此本发明引入纠错编码来消除误差的影响,提高获取密钥的可靠性和稳定性。本发明利用PUF的不可克隆、不可复制的特性构造出一种安全的模糊保险箱来存储密钥。同时,该方法可以抵抗目前主流的各种攻击方法。
-
-
公开(公告)号:CN104199352A
公开(公告)日:2014-12-10
申请号:CN201410415874.3
申请日:2014-08-21
Applicant: 东南大学
IPC: G05B19/042
Abstract: 本发明提供一种基于FPGA的区间编码硬件实现系统,包括:输入装置,用于接收数据包并判定所述数据包对应的编码类别;区间编码硬件实施装置,其包括:由FPGA承载的区间编码算法控制电路,用于产生概率存储模块的控制信号,并根据所述数据包对应的编码类别进行相应的运算操作;由FPGA承载的概率存储模块,用于实时存储所述编码类别对应的编码参考概率,并提供给区间编码算法控制电路进行编码;输出装置,用于接收所述区间编码硬件实施装置输出的区间编码。本发明提供的基于FPGA的区间编码硬件实现系统在使用较少的硬件资源的同时能够高速的实现数据区间编码压缩。
-
-
-
-
-
-
-
-
-