-
公开(公告)号:CN105511542A
公开(公告)日:2016-04-20
申请号:CN201610066548.5
申请日:2016-02-01
Applicant: 东南大学
Abstract: 本发明公开了一种应用于SAR ADC的电压缓冲器,包括误差放大器、电压缓冲输出电路和电平检测电路;该电压缓冲器用于给SAR ADC的电容型DAC提供参考电压,有很强的驱动大电容负载的能力,能够满足因负载电容变化需要参考电压快速恢复的要求。该电压缓冲器还具有快速启动的能力,在电路上电启动时,电压缓冲器能够快速建立到所需要的参考电压,减少了SAR ADC从休眠状态到正常工作的时间,从而提高了SAR ADC的响应速度。相比于传统的应用于SAR ADC的电压缓冲器,其驱动电容负载的能力更强,功耗更小。
-
公开(公告)号:CN106330169A
公开(公告)日:2017-01-11
申请号:CN201610695399.9
申请日:2016-08-19
Applicant: 东南大学
IPC: H03K19/0175 , G11C11/4063
CPC classification number: H03K19/0175 , G11C11/4063
Abstract: 本发明公开了一种适用于异步SAR ADC的时序转换及数据锁存电路,包括本位控制信号产生单元、本位数据锁存单元和下位使能信号产生单元;其中,所述本位控制信号产生单元的第一输出端及第二输出端分别与本位数据锁存单元的第一输入端、第二输入端相接;本位数据锁存单元的第一输出端及第二输出端输出本级锁存信号作为整体电路的锁存输出,其第三输出端接下位使能信号产生单元的第一输入端;下位使能信号产生单元的输出端输出下位使能信号作为整体电路的使能输出。本发明能够同时实现时序转换和数据寄存这两种功能,结构简单,所需面积及消耗功率较小,具有高速、低功耗、工作可靠的特点。
-
公开(公告)号:CN105388953B
公开(公告)日:2017-04-05
申请号:CN201510603170.3
申请日:2015-09-21
Applicant: 东南大学
IPC: G05F1/567
Abstract: 本发明公开了一种具有高电源抑制比的带隙基准电压源,包括电压自调节电路,启动电路,一阶温度补偿基准电压产生电路,误差放大器,偏置电压产生电路和基准启动电路。该带隙基准电压源利用电压自调节电路对电源噪声先进行一定程度的抑制,再给后级的带隙基准电路提供电源,带隙基准电路对噪声进行进一步抑制,从而使整个电源具有很高的电源抑制比。此外,该自调节电路还具有一个反馈回路,能自动调节输出电流的大小,解决了由于后级电路所需的电流突然增大给整个电路造成不稳定的问题,同时可进一步提高带隙基准电压源的电源抑制比,相比于传统带隙基准电压源稳定性更好,电源抑制比更高,可适应高精度的工作要求。
-
公开(公告)号:CN105511542B
公开(公告)日:2017-01-25
申请号:CN201610066548.5
申请日:2016-02-01
Applicant: 东南大学
Abstract: 本发明公开了一种应用于SAR ADC的电压缓冲器,包括误差放大器、电压缓冲输出电路和电平检测电路;该电压缓冲器用于给SAR ADC的电容型DAC提供参考电压,有很强的驱动大电容负载的能力,能够满足因负载电容变化需要参考电压快速恢复的要求。该电压缓冲器还具有快速启动的能力,在电路上电启动时,电压缓冲器能够快速建立到所需要的参考电压,减少了SAR ADC从休眠状态到正常工作的时间,从而提高了SAR ADC的响应速度。相比于传统的应用于SAR ADC的电压缓冲器,其驱动电容负载的能力更强,功耗更小。
-
公开(公告)号:CN105553479B
公开(公告)日:2018-08-10
申请号:CN201610056385.2
申请日:2016-01-27
Applicant: 东南大学
IPC: H03M1/46
Abstract: 本发明公开了一种应用于近阈值SAR ADC的二进制电容阵列及其低功耗开关方法,通过对其核心模块DAC电容阵列的特殊构建并结合所提出的新的开关算法,能够大大降低SAR ADC转换过程中DAC部分的功耗。该算法只采用两个参考电平,适用于近阈值电压下的SAR ADC设计。通过灵活运用联合、分裂和浮置的电容开关技术,电容阵列的总面积与普通两电平电容开关技术所需要的电容阵列面积相比,减少50%。
-
公开(公告)号:CN106330169B
公开(公告)日:2019-03-05
申请号:CN201610695399.9
申请日:2016-08-19
Applicant: 东南大学
IPC: H03K19/0175 , G11C11/4063
Abstract: 本发明公开了一种适用于异步SAR ADC的时序转换及数据锁存电路,包括本位控制信号产生单元、本位数据锁存单元和下位使能信号产生单元;其中,所述本位控制信号产生单元的第一输出端及第二输出端分别与本位数据锁存单元的第一输入端、第二输入端相接;本位数据锁存单元的第一输出端及第二输出端输出本级锁存信号作为整体电路的锁存输出,其第三输出端接下位使能信号产生单元的第一输入端;下位使能信号产生单元的输出端输出下位使能信号作为整体电路的使能输出。本发明能够同时实现时序转换和数据寄存这两种功能,结构简单,所需面积及消耗功率较小,具有高速、低功耗、工作可靠的特点。
-
公开(公告)号:CN105553479A
公开(公告)日:2016-05-04
申请号:CN201610056385.2
申请日:2016-01-27
Applicant: 东南大学
IPC: H03M1/46
CPC classification number: H03M1/466
Abstract: 本发明公开了一种应用于近阈值SAR ADC的二进制电容阵列及其低功耗开关方法,通过对其核心模块DAC电容阵列的特殊构建并结合所提出的新的开关算法,能够大大降低SAR ADC转换过程中DAC部分的功耗。该算法只采用两个参考电平,适用于近阈值电压下的SAR ADC设计。通过灵活运用联合、分裂和浮置的电容开关技术,电容阵列的总面积与普通两电平电容开关技术所需要的电容阵列面积相比,减少50%。
-
公开(公告)号:CN105388953A
公开(公告)日:2016-03-09
申请号:CN201510603170.3
申请日:2015-09-21
Applicant: 东南大学
IPC: G05F1/567
Abstract: 本发明公开了一种具有高电源抑制比的带隙基准电压源,包括电压自调节电路,启动电路,一阶温度补偿基准电压产生电路,误差放大器,偏置电压产生电路和基准启动电路。该带隙基准电压源利用电压自调节电路对电源噪声先进行一定程度的抑制,再给后级的带隙基准电路提供电源,带隙基准电路对噪声进行进一步抑制,从而使整个电源具有很高的电源抑制比。此外,该自调节电路还具有一个反馈回路,能自动调节输出电流的大小,解决了由于后级电路所需的电流突然增大给整个电路造成不稳定的问题,同时可进一步提高带隙基准电压源的电源抑制比,相比于传统带隙基准电压源稳定性更好,电源抑制比更高,可适应高精度的工作要求。
-
-
-
-
-
-
-