-
公开(公告)号:CN108196527B
公开(公告)日:2020-04-07
申请号:CN201711478194.6
申请日:2017-12-29
Applicant: 上海航天计算机技术研究所
IPC: G05B23/02
Abstract: 本发明公开了一种可重构配置的FPGA和DSP紧耦合架构的测试验证系统,包括可视化分系统、反馈控制分系统、与反馈控制分系统建立数据连接的目标机分系统,可视化分系统通过网络与反馈控制分系统进行通讯,接收并分析反馈控制分系统的反馈信号,向反馈控制分系统发送网络信号,网络信号包括控制信号、测试信号;反馈控制分系统负责目标分系统与外界数据的通讯,用于实现可重构配置的FPGA和DSP紧耦合架构的测试验证系统中所有数据的中转、调度;目标机分系统用于快速搭建可重构配置的包含FPGA与DSP芯片架构的目标原型机。该种测试验证系统,能够实现对被测试产品软件的正常功能测试和异常故障测试,并能够实现对FPGA与DSP之间的信号监测和篡改、故障注入功能。
-
公开(公告)号:CN108196527A
公开(公告)日:2018-06-22
申请号:CN201711478194.6
申请日:2017-12-29
Applicant: 上海航天计算机技术研究所
IPC: G05B23/02
Abstract: 本发明公开了一种可重构配置的FPGA和DSP紧耦合架构的测试验证系统,包括可视化分系统、反馈控制分系统、与反馈控制分系统建立数据连接的目标机分系统,可视化分系统通过网络与反馈控制分系统进行通讯,接收并分析反馈控制分系统的反馈信号,向反馈控制分系统发送网络信号,网络信号包括控制信号、测试信号;反馈控制分系统负责目标分系统与外界数据的通讯,用于实现可重构配置的FPGA和DSP紧耦合架构的测试验证系统中所有数据的中转、调度;目标机分系统用于快速搭建可重构配置的包含FPGA与DSP芯片架构的目标原型机。该种测试验证系统,能够实现对被测试产品软件的正常功能测试和异常故障测试,并能够实现对FPGA与DSP之间的信号监测和篡改、故障注入功能。
-