-
公开(公告)号:CN112104434A
公开(公告)日:2020-12-18
申请号:CN202010849922.5
申请日:2020-08-21
Applicant: 上海机电工程研究所 , 上海神箭机电工程有限责任公司
Abstract: 本发明提供了一种异地实时仿真系统时钟同步实现方法及系统,适用于大于或等于两个异地实时仿真系统间时钟同步,时钟同步节点包括一台北斗时钟服务器和一台实时仿真计算机,计算机插有VMIC高速通信卡、高精度时频卡和64位高速IO采集卡,计算机通过单模/多模光纤与三个异地半实物仿真系统间互联。本发明可以精确地消除异地仿真系统间的时钟同步误差,为所有的仿真系统提供统一的高精度时钟信号。
-
公开(公告)号:CN112100817A
公开(公告)日:2020-12-18
申请号:CN202010843675.8
申请日:2020-08-20
Applicant: 上海机电工程研究所 , 上海神箭机电工程有限责任公司
IPC: G06F30/20 , H04Q11/00 , H04L12/935
Abstract: 本发明提供了一种基于分布式仿真系统的异构IO数据智能转换方法及系统,包括:建立分布式IO采集系统;根据各类板卡的输入通道、输出通道和输入输出关系建立IO板卡模型,并通过C++进行实例化封装;基于实例化IO板卡模型输入和输出对应关系建立IO板卡模型间数据关系表,形成XML配置文件;仿真管理计算机将实例化后的各类IO板卡模型和XML配置文件通过以太网的UDP协议传输至各仿真系统IO采集计算机;运行各仿真系统IO采集计算机中的仿真程序,完成各仿真系统间异构IO数据的交互与类型转换;本发明通过采用IO板卡模型化技术特征,实现了对各类IO板卡模型高效管理有益效果。
-
公开(公告)号:CN112104434B
公开(公告)日:2023-05-05
申请号:CN202010849922.5
申请日:2020-08-21
Applicant: 上海机电工程研究所 , 上海神箭机电工程有限责任公司
Abstract: 本发明提供了一种异地实时仿真系统时钟同步实现方法及系统,适用于大于或等于两个异地实时仿真系统间时钟同步,时钟同步节点包括一台北斗时钟服务器和一台实时仿真计算机,计算机插有VMIC高速通信卡、高精度时频卡和64位高速IO采集卡,计算机通过单模/多模光纤与三个异地半实物仿真系统间互联。本发明可以精确地消除异地仿真系统间的时钟同步误差,为所有的仿真系统提供统一的高精度时钟信号。
-
公开(公告)号:CN112100817B
公开(公告)日:2022-07-12
申请号:CN202010843675.8
申请日:2020-08-20
Applicant: 上海机电工程研究所 , 上海神箭机电工程有限责任公司
IPC: G06F30/20 , H04Q11/00 , H04L49/111
Abstract: 本发明提供了一种基于分布式仿真系统的异构IO数据智能转换方法及系统,包括:建立分布式IO采集系统;根据各类板卡的输入通道、输出通道和输入输出关系建立IO板卡模型,并通过C++进行实例化封装;基于实例化IO板卡模型输入和输出对应关系建立IO板卡模型间数据关系表,形成XML配置文件;仿真管理计算机将实例化后的各类IO板卡模型和XML配置文件通过以太网的UDP协议传输至各仿真系统IO采集计算机;运行各仿真系统IO采集计算机中的仿真程序,完成各仿真系统间异构IO数据的交互与类型转换;本发明通过采用IO板卡模型化技术特征,实现了对各类IO板卡模型高效管理有益效果。
-
公开(公告)号:CN111367196A
公开(公告)日:2020-07-03
申请号:CN202010147483.3
申请日:2020-03-05
Applicant: 上海机电工程研究所
Abstract: 本发明提供了一种W波段宽带可变分数延时方法及系统,包括:系数计算模块根据延时精度设计基于Farrow结构的可变分数延时滤波器系数;N-M参数优化模块智能适配拟合阶数M以及滤波器长度N;并行多路滤波器系数映射模块将滤波器进行多路拓展;分裂矩阵加权模块利用快速并行FIR算法进行滤波器结构简化变换得到多路并行高效可变分数延时结构。本发明能突破了现有半实物仿真系统在W频段宽频段实现阵列式目标系统中三元组信号精确延时控制难题,而且系统简单、造价低廉。
-
公开(公告)号:CN111367196B
公开(公告)日:2023-08-18
申请号:CN202010147483.3
申请日:2020-03-05
Applicant: 上海机电工程研究所
Abstract: 本发明提供了一种W波段宽带可变分数延时方法及系统,包括:系数计算模块根据延时精度设计基于Farrow结构的可变分数延时滤波器系数;N‑M参数优化模块智能适配拟合阶数M以及滤波器长度N;并行多路滤波器系数映射模块将滤波器进行多路拓展;分裂矩阵加权模块利用快速并行FIR算法进行滤波器结构简化变换得到多路并行高效可变分数延时结构。本发明能突破了现有半实物仿真系统在W频段宽频段实现阵列式目标系统中三元组信号精确延时控制难题,而且系统简单、造价低廉。
-
-
-
-
-