用于AI参数访问的高速缓存架构及方法

    公开(公告)号:CN119917428A

    公开(公告)日:2025-05-02

    申请号:CN202311425879.X

    申请日:2023-10-30

    Abstract: 一种用于AI参数访问的高速缓存架构及方法,该高速缓存架构包括:预取模块,用于从外部存储器预取并保存计算单元未读取的数据;接收读地址请求,根据所述读地址请求从本地获取数据并返回给所述计算单元,或者将所述读地址请求发送给所述外部存储器。进一步地,该高速缓存架构还可包括:缓存模块,用于存储外部存储器中的部分数据及其地址,接收计算单元发送的读地址请求,在本地获取数据并返回给所述计算单元,或者将所述读地址请求发送给所述预取模块。利用本发明方案,可以缩减计算单元读取外部存储数据的时间,提高计算效率。

    硬件加速电路及终端设备
    2.
    发明公开

    公开(公告)号:CN119887493A

    公开(公告)日:2025-04-25

    申请号:CN202311395866.2

    申请日:2023-10-25

    Abstract: 一种硬件加速电路及终端设备,硬件加速电路包括:第一寻址模块、第二寻址模块、乘累加计算模块、第一存储模块以及第二存储模块,其中:第一寻址模块,适于获取目标像素点在原始图像中关联的地址、加权系数;将目标像素点关联的地址的数据、加权系数输出至乘累加计算模块;乘累加计算模块在执行双线性插值运算的第i轮寻址过程时,将目标像素点关联的第i个地址的数据与相应的加权系数进行乘法运算,并将得到的第二乘积与第i‑1轮寻址过程产生的输出结果进行加法运算,得到第i轮寻址过程的输出结果。采用上述方案,硬件加速电路能够实现不同的插值运算。

    基于Huffman的编码方法及装置、快速解码方法及电路

    公开(公告)号:CN119966416A

    公开(公告)日:2025-05-09

    申请号:CN202311488386.0

    申请日:2023-11-08

    Abstract: 本发明公开了一种基于Huffman的编码方法、快速解码方法及电路,该编码方法包括:根据待编码数据序列生成基于Huffman的编码树;对基于Huffman的编码树做规范化处理,得到规范化Huffman树;根据设定的约束条件对规范化Huffman树进行约束处理,得到约束后规范化Huffman树,生成编码表;根据编码表对待编码数据序列进行编码,得到编码数据序列。解码方法包括:接收Huffman编码数据流所述编码数据流中的编码数据是根据约束后规范化Huffman树生成的编码表编码得到的,根据所述编码数据的相关参数对所述编码数据流进行解码,输出解码信息序列。利用本发明方案,可以提高带宽利用率,并能够实时对压缩数据进行解码,满足神经网络加速器的实时性需求。

    数据传输装置、方法及系统
    4.
    发明公开

    公开(公告)号:CN115774690A

    公开(公告)日:2023-03-10

    申请号:CN202111052522.2

    申请日:2021-09-08

    Abstract: 一种数据传输装置、方法及系统。所述装置包括:控制单元,用于从所述处理系统端存储器中获取关于待传输数据的特征参数,所述待传输数据为定点数据且未补零;传输单元,基于控制单元获取的第一特征参数,按照所述传输接口的带宽,从所述处理系统端存储器读取所述待传输数据,并对所读取的数据进行移位,产生每个单独的待传输数据;数据处理单元,基于控制单元获取的第二特征参数,对传输单元产生的待传输数据进行处理;数据重排单元,基于控制单元获取的第三特征参数,对数据处理单元处理后的待传输数据进行补零对齐,得到AI加速器的输入数据并写入至加速引擎端存储器中。应用上述方案,可以提高数据传输效率。

Patent Agency Ranking