可编程芯片电路
    1.
    发明授权

    公开(公告)号:CN109765987B

    公开(公告)日:2020-07-17

    申请号:CN201711067134.5

    申请日:2017-11-02

    Abstract: 一种可编程芯片电路,包括:功能电路和背偏置电路,所述功能电路包括:一个或者多个相互耦接的功能模块,所述背偏置电路与所述功能模块耦接,适于生成背偏压信号,调节所述功能模块的工作模式,包括:背偏置模块、背偏压信号通道和背偏压信号选择模块,其中:所述背偏置模块,与所述背偏压信号通道耦接,适于生成背偏压信号;所述背偏压信号通道,与所述背偏压信号选择模块耦接,适于合成全局背偏压信号,并输出至所述背偏压信号选择模块;所述背偏压信号选择模块,与所述功能模块耦接,适于根据所述功能模块的性能需求,输出对应的全局背偏压信号,调节所述功能模块的工作模式。应用上述电路,可以通过背偏压信号,调节所述电路的工作模式。

    新型可编程芯片电路
    2.
    发明授权

    公开(公告)号:CN109753013B

    公开(公告)日:2020-05-29

    申请号:CN201711067133.0

    申请日:2017-11-02

    Abstract: 一种新型可编程芯片电路,包括:背偏恒定电路和背偏可调电路,其中所述背偏恒定电路,与所述背偏可调电路耦接,包括:配置模块、全局信号生成模块和专用I/O模块,其中:所述配置模块,适于下载配置文件,并进行参数配置;所述全局信号生成模块,适于生成全局信号,所述全局信号包括:全局电源信号、全局电压信号和全局地信号;所述背偏可调电路包括:一个或者多个相互耦接的背偏可调功能模块,所述背偏可调功能模块适于生成背偏信号,并基于所述背偏信号调节所述背偏可调功能模块的工作模式。应用上述电路,通过背偏可调电路,可以生成背偏信号,并基于背偏信号调节背偏可调功能模块的工作模式。

    可编程芯片电路
    3.
    发明公开

    公开(公告)号:CN109765987A

    公开(公告)日:2019-05-17

    申请号:CN201711067134.5

    申请日:2017-11-02

    Abstract: 一种可编程芯片电路,包括:功能电路和背偏置电路,所述功能电路包括:一个或者多个相互耦接的功能模块,所述背偏置电路与所述功能模块耦接,适于生成背偏压信号,调节所述功能模块的工作模式,包括:背偏置模块、背偏压信号通道和背偏压信号选择模块,其中:所述背偏置模块,与所述背偏压信号通道耦接,适于生成背偏压信号;所述背偏压信号通道,与所述背偏压信号选择模块耦接,适于合成全局背偏压信号,并输出至所述背偏压信号选择模块;所述背偏压信号选择模块,与所述功能模块耦接,适于根据所述功能模块的性能需求,输出对应的全局背偏压信号,调节所述功能模块的工作模式。应用上述电路,可以通过背偏压信号,调节所述电路的工作模式。

    新型可编程芯片电路
    4.
    发明公开

    公开(公告)号:CN109753013A

    公开(公告)日:2019-05-14

    申请号:CN201711067133.0

    申请日:2017-11-02

    Abstract: 一种新型可编程芯片电路,包括:背偏恒定电路和背偏可调电路,其中所述背偏恒定电路,与所述背偏可调电路耦接,包括:配置模块、全局信号生成模块和专用I/O模块,其中:所述配置模块,适于下载配置文件,并进行参数配置;所述全局信号生成模块,适于生成全局信号,所述全局信号包括:全局电源信号、全局电压信号和全局地信号;所述背偏可调电路包括:一个或者多个相互耦接的背偏可调功能模块,所述背偏可调功能模块适于生成背偏信号,并基于所述背偏信号调节所述背偏可调功能模块的工作模式。应用上述电路,通过背偏可调电路,可以生成背偏信号,并基于背偏信号调节背偏可调功能模块的工作模式。

    可编程连接点
    5.
    发明公开

    公开(公告)号:CN109309494A

    公开(公告)日:2019-02-05

    申请号:CN201710620771.4

    申请日:2017-07-26

    Abstract: 一种可编程连接点。所述可编程连接点包括:选通单元;所述选通单元包括:NMOS管,以及与所述NMOS管的栅极耦接的配置单元,其中:所述配置单元,适于断开或闭合所述NMOS管;所述NMOS管的衬底与第一背偏信号产生电路耦接,所述NMOS管内注入的深阱为N阱;所述第一背偏信号产生电路,适于在所述选通单元传输信号时,输出正向背偏信号,在所述选通单元不传输信号时,输出零背偏信号。应用上述方案,可以在不增加PIP面积的同时,降低PIP的静态功耗。

    灵敏放大器及存储器
    7.
    发明公开

    公开(公告)号:CN114078517A

    公开(公告)日:2022-02-22

    申请号:CN202010809953.8

    申请日:2020-08-12

    Abstract: 一种灵敏放大器及存储器。所述灵敏放大器包括:第一锁存电路及第二锁存电路,所述第一锁存电路具有电位互补的第一输入节点及第二输入节点;所述第二锁存电路具有电位互补的第一抗翻转节点及第二抗翻转节点;其中:所述第二锁存电路,与所述第一锁存电路耦接,适于在所述第一输入节点及第二输入节点的电位互补后,当所述第一输入节点或第二输入节点出现单粒子瞬态时,通过调整所述第一抗翻转节点及第二抗翻转节点的电位,来保持另一输入节点的电位不变,并通过所述另一输入节点为出现单粒子瞬态的输入节点充电,直至恢复所述出现单粒子瞬态的输入节点的电位。应用上述方案,可以使得所述灵敏放大器能够抵抗单粒子翻转。

Patent Agency Ranking