内嵌微控制器的ARINC659总线控制器

    公开(公告)号:CN105138495B

    公开(公告)日:2018-05-18

    申请号:CN201510465832.5

    申请日:2015-07-31

    Abstract: 本发明提供了一种内嵌微控制器的ARINC659总线控制器,包括8051内核、Local_bus主机接口、BIU(Bus Interface Unit,总线接口单元)控制单元、BIU模块、BIU片外表存储器访问接口、MTM(Module Test and Maintenance,模块测试和维护)总线控制模块、通用输入输出接口;芯片中的各个模块通过自定义片内总线互连,组成一个片上系统。本发明可以满足高可靠背板总线ARINC 659的航天应用,并内嵌8051处理器和通用数字接口逻辑,对航天器综合电子系统的实时性、可靠性、集成度的提高具有重要应用价值。

    单机功率总线系统
    2.
    发明授权

    公开(公告)号:CN105161984B

    公开(公告)日:2017-08-29

    申请号:CN201510466244.3

    申请日:2015-07-31

    Abstract: 本发明提供了一种单机功率总线系统,包括至少一个单机功率总线单元,单机功率总线单元均包括:第一汇流板、第二汇流板、功率总线正线、功率总线负线、第一耳片和第二耳片;功率总线正线和第一耳片连接于第一汇流板背面上;功率总线负线和第二耳片连接于第二汇流板背面上;第一汇流板和第二汇流板上分别设置有焊线槽;功率总线正线和功率总线负线上分别设置有接线柱;第一耳片和第二耳片上分别连接有传输线路;任一个单机功率总线单元的第一汇流板和第二汇流板上还分别设置有第三耳片和第四耳片,第三耳片连接有电源控制器母线,第四耳片上连接有电源控制器回线;本发明简化了星上电缆网,优化了单机多路供电输入方式。

    高精度星时校准方法
    3.
    发明公开

    公开(公告)号:CN105045087A

    公开(公告)日:2015-11-11

    申请号:CN201510465915.4

    申请日:2015-07-31

    Abstract: 本发明提供了一种高精度星时校准方法,包括:卫星主时钟产生、GNSS时间码产生、本地时间码生成、星时误差计算、拨码控制。本发明是根据秒脉冲信号锁存本地卫星主时钟,通过总线接收GNSS时间码,通过比较本地时间码和GNSS时间码,计算出星时误差,通过拨码控制,对卫星主时钟进行修正。本发明解决了传统卫星星上时钟精度不高的问题。本发明的应用取得了提高卫星星上时间精度的有益效果。

    单机功率总线系统
    4.
    发明公开

    公开(公告)号:CN105161984A

    公开(公告)日:2015-12-16

    申请号:CN201510466244.3

    申请日:2015-07-31

    Abstract: 本发明提供了一种单机功率总线系统,包括至少一个单机功率总线单元,单机功率总线单元均包括:第一汇流板、第二汇流板、功率总线正线、功率总线负线、第一耳片和第二耳片;功率总线正线和第一耳片连接于第一汇流板背面上;功率总线负线和第二耳片连接于第二汇流板背面上;第一汇流板和第二汇流板上分别设置有焊线槽;功率总线正线和功率总线负线上分别设置有接线柱;第一耳片和第二耳片上分别连接有传输线路;任一个单机功率总线单元的第一汇流板和第二汇流板上还分别设置有第三耳片和第四耳片,第三耳片连接有电源控制器母线,第四耳片上连接有电源控制器回线;本发明简化了星上电缆网,优化了单机多路供电输入方式。

    内嵌微控制器的ARINC659总线控制器

    公开(公告)号:CN105138495A

    公开(公告)日:2015-12-09

    申请号:CN201510465832.5

    申请日:2015-07-31

    Abstract: 本发明提供了一种内嵌微控制器的ARINC659总线控制器,包括8051内核、Local_bus主机接口、BIU(Bus Interface Unit,总线接口单元)控制单元、BIU模块、BIU片外表存储器访问接口、MTM(Module Test and Maintenance,模块测试和维护)总线控制模块、通用输入输出接口;芯片中的各个模块通过自定义片内总线互连,组成一个片上系统。本发明可以满足高可靠背板总线ARINC 659的航天应用,并内嵌8051处理器和通用数字接口逻辑,对航天器综合电子系统的实时性、可靠性、集成度的提高具有重要应用价值。

    空间飞行器下位机协控制SoC芯片

    公开(公告)号:CN105137864A

    公开(公告)日:2015-12-09

    申请号:CN201510465834.4

    申请日:2015-07-31

    CPC classification number: G05B19/0423

    Abstract: 本发明提供了一种空间飞行器下位机协控制SoC芯片,包括:单核SparcV8处理器核、Spacewire总线接口、1553B总线接口、外部存储器接口、多通道模数转换器ADC、数模转换器DAC、指令脉冲输出接口、串行通信接口UART、PWM输出接口、通用IO接口。本发明集成了卫星上分布式控制系统中下位机的大多数常用功能接口,大大提高了飞行器电子系统的综合化程度,可显著降低卫星各分系统电子系统的质量体积功耗,且运行更可靠、系统设计简单,对卫星的轻小型化发展具有重要意义。

Patent Agency Ranking