-
公开(公告)号:CN118266173A
公开(公告)日:2024-06-28
申请号:CN202180104123.8
申请日:2021-11-18
Applicant: 三菱电机株式会社
Abstract: 发送装置(100)具有:外码交织器(1),其以比特单位对由多个多值调制符号构成的信号进行交织,并且生成多个比特序列;外编码部(2),其对通过交织而生成的多个比特序列中的各个比特序列并列地进行外编码处理;外码解交织器(3),其对进行了外编码处理后的比特序列进行解交织,解交织是外码交织器进行的交织的逆操作;内编码部(4),其对由外码解交织器进行了解交织后的比特序列并列地进行内编码处理;以及内码交织器(5),其对进行了内编码处理后的比特序列进行时间交织和符号交织。
-
公开(公告)号:CN102804618A
公开(公告)日:2012-11-28
申请号:CN200980160033.X
申请日:2009-06-23
Applicant: 三菱电机株式会社
CPC classification number: H04L25/03159 , H04L25/03343 , H04L27/2607 , H04L27/2636
Abstract: 一种包括OLT 1和ONU 2(2-1~2-m)的光接入系统,其中,OLT 1具备:CP插入部10,对下行信号插入CP;CP去除部11,从ONU 2接收到的上行信号中去除CP;FFT部13,根据直至ONU 2为止的传送路径特性的逆特性对上行CP去除信号进行基于频域均衡方式的均衡处理;EQ部14;以及逆FFT部15,ONU 2具备:CP插入部10,对上行信号插入CP;CP去除部11,从接收到的下行信号中去除CP;FFT部13,根据保持的直至OLT 1为止的传送路径特性的逆特性对下行CP去除信号进行基于频域均衡方式的均衡处理;EQ部14;以及逆FFT部15。
-
-
公开(公告)号:CN108781125A
公开(公告)日:2018-11-09
申请号:CN201680082953.4
申请日:2016-03-01
Applicant: 三菱电机株式会社
IPC: H04J14/00 , H04J1/00 , H04J14/02 , H04B10/572
Abstract: 具有:常用光发送接收器(10),其生成作为子载波信号的常用子载波信号;窄带用光发送接收器(20),其能够生成作为频带比常用子载波信号窄的子载波信号的窄带用子载波信号;以及子载波结构决定部(30),其根据经由光滤波器级数信息决定超级信道信号内的多个子载波信号的结构,常用光发送接收器(10)根据表示由子载波结构决定部(30)决定的结构所示的多个子载波信号的移位量的光频移量,对常用子载波信号在超级信道信号内的配置进行移位,窄带用光发送接收器(20)根据光频移量,对窄带用子载波信号在超级信道信号内的配置进行移位。
-
公开(公告)号:CN113940007B
公开(公告)日:2025-02-11
申请号:CN201980097206.1
申请日:2019-06-13
Applicant: 三菱电机株式会社
Abstract: 作为解码装置的解码器(1)具备:纠错解码部(12),其执行纠错解码处理,在该纠错解码处理中,针对进行了空间耦合低密度奇偶校验编码后的接收数据,以解码参数所示的窗口大小和解码重复数重复进行解码处理;以及解码参数控制部(14),其基于在重复执行的解码处理中得到的解码结果来更新解码参数。
-
-
公开(公告)号:CN113519126B
公开(公告)日:2024-12-24
申请号:CN201980093476.5
申请日:2019-03-11
Applicant: 三菱电机株式会社
Abstract: 光传输装置具有:符号解映射部,其将接收信号转换成相位平面上的I轴分量的信号、Q轴分量的信号以及连接I轴分量的信号和Q轴分量的信号而成的信号;似然度生成电路,其生成与接收信号有关的似然度;以及纠错解码部,其实施软判定解码,似然度生成电路具有:第1一维调制用查找表,其将I轴分量的信号作为自变量,输出第1似然度;第2一维调制用查找表,其将Q轴分量的信号作为自变量,输出第2似然度;以及二维调制用查找表,其将连接I轴分量的信号和Q轴分量的信号而成的信号作为自变量,生成第3似然度,纠错解码部根据第1似然度、第2似然度和第3似然度实施软判定解码。
-
-
公开(公告)号:CN110419166A
公开(公告)日:2019-11-05
申请号:CN201780087800.3
申请日:2017-03-09
Applicant: 三菱电机株式会社
Abstract: 具有用于对多个纠错码序列进行编码的编码电路的纠错装置,构成为并列地连接多个编码电路,对作为1个以上的系统而输入的有效载荷中的任何有效载荷,都针对传输速率的不同调整输出总线宽度和动作时钟的频率,从而利用由多个构成的全部编码电路执行多个纠错码序列的编码处理。
-
公开(公告)号:CN110419166B
公开(公告)日:2023-03-28
申请号:CN201780087800.3
申请日:2017-03-09
Applicant: 三菱电机株式会社
Abstract: 具有用于对多个纠错码序列进行编码的编码电路的纠错装置,构成为并列地连接多个编码电路,对作为1个以上的系统而输入的有效载荷中的任何有效载荷,都针对传输速率的不同调整输出总线宽度和动作时钟的频率,从而利用由多个构成的全部编码电路执行多个纠错码序列的编码处理。
-
-
-
-
-
-
-
-
-