可编程控制器以及总线变换器

    公开(公告)号:CN102346454B

    公开(公告)日:2014-12-17

    申请号:CN201110070251.3

    申请日:2011-03-18

    Inventor: 新开孝一

    Abstract: 本发明提供一种可编程控制器以及总线变换器,其经由速度不同的总线在功能单元之间进行高效的通信。该可编程控制器具有:CPU单元;辅助单元,其由CPU单元进行控制;第1基本单元,其具有第1总线,在第1总线上安装辅助单元;第2基本单元,其具有比第1总线高速的第2总线,在第2总线上安装CPU单元;以及总线变换器,其与第1总线和第2总线连接,对在CPU单元和辅助单元之间发送/接收的控制数据进行转发,总线变换器在接收到请求时,针对每个请求生成ID,并将ID发送回CPU单元,CPU单元如果接收到ID,则不必等待接收与已发送的请求对应的响应,而执行经由第2总线进行的下一个请求的发送。

    增设基础单元、控制装置、控制系统及控制方法

    公开(公告)号:CN115605814A

    公开(公告)日:2023-01-13

    申请号:CN202080100892.6

    申请日:2020-05-19

    Inventor: 新开孝一

    Abstract: 增设基础单元(10)具有:输入连接器(101、102),其通过经由线缆(C11、C12)与前级的基础单元的连接器可通信地连接,从而能够从前级的基础单元接收信号;以及多个输出连接器(111、112),它们通过经由各个线缆(C21、C22)与后级的增设基础单元的多个连接器可通信地连接,从而能够将由输入连接器(101、102)接收到的信号发送至后级的增设基础单元。

    定序器系统及地址设定方法

    公开(公告)号:CN105103062A

    公开(公告)日:2015-11-25

    申请号:CN201380075133.9

    申请日:2013-03-29

    CPC classification number: G05B19/042 G05B2219/2207 H04L45/20 G05B19/05

    Abstract: 定序器系统(10)具有多个基座(B),基座(B)包含多级的增设基座(B1~2)和安装了控制单元(U00)的基本基座(B0),基本基座(B0)和多级的增设基座(B1~2)通过使用了复合信号线(BUS)的总线,将基本基座(B0)作为一端而串联地连接,以中继形式在基座(B)间进行传送,从而能够与不同于相邻基座(B)的基座(B)进行通信,控制单元(U00)能够将指定了跳数的跳指定数据包向基座(B)发送,基座(B)在接收到了跳数不为0的跳指定数据包的情况下,对跳数进行减1运算,向连接于下一级的基座(B)转送跳指定数据包,在接收到了跳数为0的跳指定数据包的情况下,判定为该跳指定数据包是以自身为目标的数据包。

    PLC单元以及可编程逻辑控制器

    公开(公告)号:CN106233211B

    公开(公告)日:2019-03-08

    申请号:CN201480078029.X

    申请日:2014-04-24

    Abstract: 可编程逻辑控制器系统具有:组合有多个输入单元的输入单元系统部;组合有多个CPU单元的CPU单元系统部;以及组合有多个输出单元的输出单元系统部。各系统部具有:设定保存部,其保存是将所述多个单元中的某一个单独地使用还是将所述多个单元多重化地使用的设定;以及对照部,在设为将所述多个单元多重化地使用的设定的情况下,该对照部在所述多个单元彼此之间对已处理信息进行对照,如果对照结果是一致,则发送所述已处理信息,如果对照结果是不一致,则进行错误处理。所述设定保存部基于来自外部的设定指示而被设定出是单独地使用还是多重化地使用。

    可编程控制器以及总线变换器

    公开(公告)号:CN102346454A

    公开(公告)日:2012-02-08

    申请号:CN201110070251.3

    申请日:2011-03-18

    Inventor: 新开孝一

    Abstract: 本发明提供一种可编程控制器以及总线变换器,其经由速度不同的总线在功能单元之间进行高效的通信。该可编程控制器具有:CPU单元;辅助单元,其由CPU单元进行控制;第1基本单元,其具有第1总线,在第1总线上安装辅助单元;第2基本单元,其具有比第1总线高速的第2总线,在第2总线上安装CPU单元;以及总线变换器,其与第1总线和第2总线连接,对在CPU单元和辅助单元之间发送/接收的控制数据进行转发,总线变换器在接收到请求时,针对每个请求生成ID,并将ID发送回CPU单元,CPU单元如果接收到ID,则不必等待接收与已发送的请求对应的响应,而执行经由第2总线进行的下一个请求的发送。

    定序器系统及地址设定方法

    公开(公告)号:CN105103062B

    公开(公告)日:2017-06-23

    申请号:CN201380075133.9

    申请日:2013-03-29

    CPC classification number: G05B19/042 G05B2219/2207 H04L45/20

    Abstract: 定序器系统(10)具有多个基座(B),基座(B)包含多级的增设基座(B1~2)和安装了控制单元(U00)的基本基座(B0),基本基座(B0)和多级的增设基座(B1~2)通过使用了复合信号线(BUS)的总线,将基本基座(B0)作为一端而串联地连接,以中继形式在基座(B)间进行传送,从而能够与不同于相邻基座(B)的基座(B)进行通信,控制单元(U00)能够将指定了跳数的跳指定数据包向基座(B)发送,基座(B)在接收到了跳数不为0的跳指定数据包的情况下,对跳数进行减1运算,向连接于下一级的基座(B)转送跳指定数据包,在接收到了跳数为0的跳指定数据包的情况下,判定为该跳指定数据包是以自身为目标的数据包。

    PLC单元以及可编程逻辑控制器

    公开(公告)号:CN106233211A

    公开(公告)日:2016-12-14

    申请号:CN201480078029.X

    申请日:2014-04-24

    CPC classification number: G05B19/058 G05B2219/14006

    Abstract: 具有:系统总线I/F功能部(26),其通过系统总线而与安装于基座的其他单元直接收发数据;SIL设定保存部(21),其保存是单独地使用还是与其他CPU单元二重化地使用的设定;以及运算结果对照部(24),其对通过系统总线I/F功能部到的运算结果和由程序执行部(23)生成的运算结果进行对照,在设为与其他CPU单元二重化地使用的设定的情况下,如果通过系统总线I/F功能部(26)从其他CPU单元获取到的运算结果和由程序执行部(23)生成的运算结果的对照结果是一致,则将输出值向输出单元发送,如果对照结果是不一致,则进行错误处理。(26)从作为二重化中的对方的其他CPU单元获取

    可编程控制器安装基座
    8.
    外观设计

    公开(公告)号:CN306644493S

    公开(公告)日:2021-06-29

    申请号:CN202130097731.3

    申请日:2021-02-19

    Abstract: 1.本外观设计产品的名称:可编程控制器安装基座。
    2.本外观设计产品的用途:用于安装可编程控制器。
    3.本外观设计产品的设计要点:在于形状与图案的结合。
    4.最能表明设计要点的图片或照片:设计1立体图1。
    5.指定设计1为基本设计。
    6.在设计1参考图及设计2参考图中用淡墨表示的淡墨部具有透光性。

Patent Agency Ranking