定序器系统及地址设定方法

    公开(公告)号:CN105103062A

    公开(公告)日:2015-11-25

    申请号:CN201380075133.9

    申请日:2013-03-29

    CPC classification number: G05B19/042 G05B2219/2207 H04L45/20 G05B19/05

    Abstract: 定序器系统(10)具有多个基座(B),基座(B)包含多级的增设基座(B1~2)和安装了控制单元(U00)的基本基座(B0),基本基座(B0)和多级的增设基座(B1~2)通过使用了复合信号线(BUS)的总线,将基本基座(B0)作为一端而串联地连接,以中继形式在基座(B)间进行传送,从而能够与不同于相邻基座(B)的基座(B)进行通信,控制单元(U00)能够将指定了跳数的跳指定数据包向基座(B)发送,基座(B)在接收到了跳数不为0的跳指定数据包的情况下,对跳数进行减1运算,向连接于下一级的基座(B)转送跳指定数据包,在接收到了跳数为0的跳指定数据包的情况下,判定为该跳指定数据包是以自身为目标的数据包。

    测试脉宽计算装置、控制装置及测试脉宽计算方法

    公开(公告)号:CN114127648B

    公开(公告)日:2023-09-29

    申请号:CN201980098251.9

    申请日:2019-07-11

    Inventor: 内越正弘

    Abstract: 输入输出单元(10)是用于对在PLC的故障诊断测试中使用的测试脉冲的时间宽度进行计算的测试脉宽计算装置。输入输出单元(10)具有处理器(110)和存储器(120),该存储器(120)存储用于对与输入至PLC的输入电路(150)的信号叠加的噪声进行检测的阈值。处理器(110)具有电压值取得部(112)和测试脉宽计算部(113)。电压值取得部(112)取得向输入电路(150)输入的信号的输入路径的电压的测定值。测试脉宽计算部(113)基于电压的测定值与阈值的比较,计算成为用于对测试脉宽进行计算的基准的基准噪声宽度,对比计算出的基准噪声宽度大的测试脉宽进行计算。

    测试脉宽计算装置、控制装置、测试脉宽计算方法及程序

    公开(公告)号:CN114127648A

    公开(公告)日:2022-03-01

    申请号:CN201980098251.9

    申请日:2019-07-11

    Inventor: 内越正弘

    Abstract: 输入输出单元(10)是用于对在PLC的故障诊断测试中使用的测试脉冲的时间宽度进行计算的测试脉宽计算装置。输入输出单元(10)具有处理器(110)和存储器(120),该存储器(120)存储用于对与输入至PLC的输入电路(150)的信号叠加的噪声进行检测的阈值。处理器(110)具有电压值取得部(112)和测试脉宽计算部(113)。电压值取得部(112)取得向输入电路(150)输入的信号的输入路径的电压的测定值。测试脉宽计算部(113)基于电压的测定值与阈值的比较,计算成为用于对测试脉宽进行计算的基准的基准噪声宽度,对比计算出的基准噪声宽度大的测试脉宽进行计算。

    PLC单元以及可编程逻辑控制器

    公开(公告)号:CN106233211B

    公开(公告)日:2019-03-08

    申请号:CN201480078029.X

    申请日:2014-04-24

    Abstract: 可编程逻辑控制器系统具有:组合有多个输入单元的输入单元系统部;组合有多个CPU单元的CPU单元系统部;以及组合有多个输出单元的输出单元系统部。各系统部具有:设定保存部,其保存是将所述多个单元中的某一个单独地使用还是将所述多个单元多重化地使用的设定;以及对照部,在设为将所述多个单元多重化地使用的设定的情况下,该对照部在所述多个单元彼此之间对已处理信息进行对照,如果对照结果是一致,则发送所述已处理信息,如果对照结果是不一致,则进行错误处理。所述设定保存部基于来自外部的设定指示而被设定出是单独地使用还是多重化地使用。

    定序器系统及地址设定方法

    公开(公告)号:CN105103062B

    公开(公告)日:2017-06-23

    申请号:CN201380075133.9

    申请日:2013-03-29

    CPC classification number: G05B19/042 G05B2219/2207 H04L45/20

    Abstract: 定序器系统(10)具有多个基座(B),基座(B)包含多级的增设基座(B1~2)和安装了控制单元(U00)的基本基座(B0),基本基座(B0)和多级的增设基座(B1~2)通过使用了复合信号线(BUS)的总线,将基本基座(B0)作为一端而串联地连接,以中继形式在基座(B)间进行传送,从而能够与不同于相邻基座(B)的基座(B)进行通信,控制单元(U00)能够将指定了跳数的跳指定数据包向基座(B)发送,基座(B)在接收到了跳数不为0的跳指定数据包的情况下,对跳数进行减1运算,向连接于下一级的基座(B)转送跳指定数据包,在接收到了跳数为0的跳指定数据包的情况下,判定为该跳指定数据包是以自身为目标的数据包。

    PLC单元以及可编程逻辑控制器

    公开(公告)号:CN106233211A

    公开(公告)日:2016-12-14

    申请号:CN201480078029.X

    申请日:2014-04-24

    CPC classification number: G05B19/058 G05B2219/14006

    Abstract: 具有:系统总线I/F功能部(26),其通过系统总线而与安装于基座的其他单元直接收发数据;SIL设定保存部(21),其保存是单独地使用还是与其他CPU单元二重化地使用的设定;以及运算结果对照部(24),其对通过系统总线I/F功能部到的运算结果和由程序执行部(23)生成的运算结果进行对照,在设为与其他CPU单元二重化地使用的设定的情况下,如果通过系统总线I/F功能部(26)从其他CPU单元获取到的运算结果和由程序执行部(23)生成的运算结果的对照结果是一致,则将输出值向输出单元发送,如果对照结果是不一致,则进行错误处理。(26)从作为二重化中的对方的其他CPU单元获取

Patent Agency Ranking