PLL电路
    1.
    发明授权

    公开(公告)号:CN1270295C

    公开(公告)日:2006-08-16

    申请号:CN200410005317.0

    申请日:2004-02-05

    Abstract: 本发明提供一种PLL电路。当光盘(1)为DVD-R/RW时,在第1回路(A)中,使电压控制振荡器(110)的振荡时钟的分频时钟和抖动信号频率同步。还有,在第2回路(A)中,使电压控制振荡器(110)的振荡时钟的分频时钟和LPP信号相位同步。另一方面,当光盘(1)为DVD+R/RW时,在第1回路(A)中,使电压控制振荡器(110)的振荡时钟的分频时钟和抖动信号频率同步。还有,在第2回路(B)中,把恒定电压施加在电压控制振荡器(110)的控制电压输入连接端(b)上。可很好地抑制生成与槽脊前置坑信号被叠加在抖动信号上之后的第1基准信号和由抖动信号组成的第2基准信号的其中一方同步的时钟的PLL电路的电路规模的增大。

    电压控制振荡器
    4.
    发明授权

    公开(公告)号:CN1216373C

    公开(公告)日:2005-08-24

    申请号:CN03143812.1

    申请日:2003-07-25

    CPC classification number: H03L7/0995 H03L7/087 H03L7/0898 H03L2207/06

    Abstract: 本发明提供一种电压控制振荡器。使更为合适的增益调整成为可能。电流源(112)在依照向第1输入端子(a)的输入电压输出第1电流的同时,对输入电压的第1电流的变化量的变更控制进行设定。第2电流源(114)在依照向第2输入端子(b)的输入电压输出第2电流的同时,对输入电压的第2电流的变化量的变更控制进行设定。在控制电压发生电路(116)中,基于合成第1及第2电流的合成电流输出控制电压。而且,在环形振荡器(118)中,振荡适应该控制电压的频率的输出脉冲。

    时钟生成方法和时钟生成装置

    公开(公告)号:CN1652466A

    公开(公告)日:2005-08-10

    申请号:CN200510004373.7

    申请日:2005-01-17

    CPC classification number: H03L7/18 H03L7/087 H03L7/093 H03L7/099

    Abstract: 本发明提供一种即使在成为时钟生成源的电压控制振荡器存在制造偏差的情况下,也可以生成与包含跳动的各种周期信号准确同步的时钟的时钟生成方法和时钟生成装置。时钟生成装置利用具有多个不同的振荡特性并能进行时钟振荡的电压控制振荡器(16),生成与摆动信号同步的时钟。在该时钟生成装置中,按顺序选择设定于电压控制振荡器(16)内的多个振荡特性,通过由电压控制器(18)施加试验电压,来鉴别每一个振荡特性。并且,将该被鉴别过的每一个振荡特性中、成为同步对象的摆动信号的被估计频率位于这些振荡特性中的能振荡的频率范围的略中心且增益更小的振荡特性,设定在所述电压控制振荡器(16)中,以进行时钟的生成。

    电压控制振荡器
    6.
    发明公开

    公开(公告)号:CN1482601A

    公开(公告)日:2004-03-17

    申请号:CN03143812.1

    申请日:2003-07-25

    CPC classification number: H03L7/0995 H03L7/087 H03L7/0898 H03L2207/06

    Abstract: 本发明提供一种电压控制振荡器。使更为合适的增益调整成为可能。电流源(112)在依照向第1输入端子(a)的输入电压输出第1电流的同时,对输入电压的第1电流的变化量的变更控制进行设定。第2电流源(114)在依照向第2输入端子(b)的输入电压输出第2电流的同时,对输入电压的第2电流的变化量的变更控制进行设定。在控制电压发生电路(116)中,基于合成第1及第2电流的合成电流输出控制电压。而且,在环形振荡器(118)中,振荡适应该控制电压的频率的输出脉冲。

    时钟生成方法和时钟生成装置

    公开(公告)号:CN1652466B

    公开(公告)日:2010-04-28

    申请号:CN200510004373.7

    申请日:2005-01-17

    CPC classification number: H03L7/18 H03L7/087 H03L7/093 H03L7/099

    Abstract: 本发明提供一种即使在成为时钟生成源的电压控制振荡器存在制造偏差的情况下,也可以生成与包含跳动的各种周期信号准确同步的时钟的时钟生成方法和时钟生成装置。时钟生成装置利用具有多个不同的振荡特性并能进行时钟振荡的电压控制振荡器(16),生成与摆动信号同步的时钟。在该时钟生成装置中,按顺序选择设定于电压控制振荡器(16)内的多个振荡特性,通过由电压控制器(18)施加试验电压,来鉴别每一个振荡特性。并且,将该被鉴别过的每一个振荡特性中、成为同步对象的摆动信号的被估计频率位于这些振荡特性中的能振荡的频率范围的略中心且增益更小的振荡特性,设定在所述电压控制振荡器(16)中,以进行时钟的生成。

    PLL电路
    8.
    发明公开

    公开(公告)号:CN1534627A

    公开(公告)日:2004-10-06

    申请号:CN200410005317.0

    申请日:2004-02-05

    Abstract: 本发明提供一种PLL电路。当光盘(1)为DVD-R/RW时,在第1回路(A)中,使电压控制振荡器(110)的振荡时钟的分频时钟和抖动信号频率同步。还有,在第2回路(A)中,使电压控制振荡器(110)的振荡时钟的分频时钟和LPP信号相位同步。另一方面,当光盘(1)为DVD+R/RW时,在第1回路(A)中,使电压控制振荡器(110)的振荡时钟的分频时钟和抖动信号频率同步。还有,在第2回路(B)中,把恒定电压施加在电压控制振荡器(110)的控制电压输入连接端(b)上。可很好地抑制生成与槽脊前置坑信号被叠加在抖动信号上之后的第1基准信号和由抖动信号组成的第2基准信号的其中一方同步的时钟的PLL电路的电路规模的增大。

Patent Agency Ranking