-
公开(公告)号:CN101059782A
公开(公告)日:2007-10-24
申请号:CN200710091768.4
申请日:2007-04-09
Applicant: 三洋电机株式会社
CPC classification number: G11C7/1039 , G11C7/1051 , G11C7/106 , G11C7/1066 , G11C7/22 , G11C8/06
Abstract: 一种存储器访问装置,从具有输入地址信息的端子、输入以给定的周期变化的时钟信号的端子、输入读出命令的端子、按照读出命令,在时钟信号从一方的电平向另一方的电平变化的定时,输出存储在由地址信息确定的地址中的数据的端子的存储器读出数据,包括:在时钟信号从一方的电平向另一方的电平变化的第一定时,输出地址信息和读出命令的地址信息输出部;把在第一定时的下一个第二定时从存储器输出的数据在第二定时的下一个第三定时存储的数据存储部。使存储器访问的高速化成为可能。
-
公开(公告)号:CN101163243B
公开(公告)日:2010-04-14
申请号:CN200710162457.2
申请日:2007-10-15
Inventor: 中牟田和周
CPC classification number: G11B20/10527 , G11B2020/10546 , G11B2020/10629
Abstract: 本发明中公开一种流数据再生系统,其具有:输入缓存器,其对从流源输入的流数据进行蓄积;解码器核电路,其按照每一规定的处理单位,对蓄积到所述输入缓存器中的所述流数据进行解码,而生成解码数据;输出缓存器,其在将所述解码数据蓄积之后输出,还备有:转送用存储器单元,其与所述解码器核电路相连接,并对蓄积于所述输入缓存器中的所述流数据和在所述解码器核电路中生成的所述解码数据进行存储;数据转送控制电路,其控制:按照每个所述处理单位从所述输入缓存器向所述转送用存储器单元的转送所述流数据,以及按照每个所述处理单位从所述转送用存储器单元向所述输出缓存器的转送所述解码数据。从而,减轻与输入输出缓存器之间的数据转送所涉及的DSP的处理负荷。
-
公开(公告)号:CN100492331C
公开(公告)日:2009-05-27
申请号:CN200710091768.4
申请日:2007-04-09
Applicant: 三洋电机株式会社
CPC classification number: G11C7/1039 , G11C7/1051 , G11C7/106 , G11C7/1066 , G11C7/22 , G11C8/06
Abstract: 一种存储器访问装置,从具有输入地址信息的端子、输入以给定的周期变化的时钟信号的端子、输入读出命令的端子、按照读出命令,在时钟信号从一方的电平向另一方的电平变化的定时,输出存储在由地址信息确定的地址中的数据的端子的存储器读出数据,包括:在时钟信号从一方的电平向另一方的电平变化的第一定时,输出地址信息和读出命令的地址信息输出部;把在第一定时的下一个第二定时从存储器输出的数据在第二定时的下一个第三定时存储的数据存储部。使存储器访问的高速化成为可能。
-
公开(公告)号:CN101163243A
公开(公告)日:2008-04-16
申请号:CN200710162457.2
申请日:2007-10-15
Inventor: 中牟田和周
CPC classification number: G11B20/10527 , G11B2020/10546 , G11B2020/10629
Abstract: 本发明中公开一种流数据再生系统,其具有:输入缓存器,其对从流源输入的流数据进行蓄积;解码器核电路,其按照每一规定的处理单位,对蓄积到所述输入缓存器中的所述流数据进行解码,而生成解码数据;输出缓存器,其在将所述解码数据蓄积之后输出,还备有:转送用存储器单元,其与所述解码器核电路相连接,并对蓄积于所述输入缓存器中的所述流数据和在所述解码器核电路中生成的所述解码数据进行存储;数据转送控制电路,其控制:按照每个所述处理单位从所述输入缓存器向所述转送用存储器单元的转送所述流数据,以及按照每个所述处理单位从所述转送用存储器单元向所述输出缓存器的转送所述解码数据。从而,减轻与输入输出缓存器之间的数据转送所涉及的DSP的处理负荷。
-
-
-